掃一掃
關注中圖網
官方微博
本類五星書更多>
-
>
闖進數學世界――探秘歷史名題
-
>
中醫基礎理論
-
>
當代中國政府與政治(新編21世紀公共管理系列教材)
-
>
高校軍事課教程
-
>
思想道德與法治(2021年版)
-
>
毛澤東思想和中國特色社會主義理論體系概論(2021年版)
-
>
中醫內科學·全國中醫藥行業高等教育“十四五”規劃教材
數字邏輯電路與系統設計(第4版)(教材) 版權信息
- ISBN:9787121486340
- 條形碼:9787121486340 ; 978-7-121-48634-0
- 裝幀:平塑
- 冊數:暫無
- 重量:暫無
- 所屬分類:>
數字邏輯電路與系統設計(第4版)(教材) 內容簡介
本教材系統地介紹了數字邏輯電路的基本概念、基本理論、基本方法,以及常用數字邏輯部件的功能和應用。主要內容包括:數字邏輯基礎、邏輯門電路、組合邏輯電路、常用組合邏輯功能器件、時序邏輯電路、常用時序邏輯功能器件、半導體存儲器和可編程邏輯器件、脈沖信號的產生與整形、數模和模數轉換,并將硬件描述語言Verilog HDL的介紹滲透于各個章節。本教材理論聯系實際、循序漸進、便于教學。全書敘述簡明,概念清楚;知識結構合理,重點突出;深入淺出,通俗易懂,圖文并茂;例題、習題豐富,各章還配有復習思考題。為便于教學,教材所有習題附有答案(復雜的答案通過二維碼內容提供)。
數字邏輯電路與系統設計(第4版)(教材) 目錄
緒論 (1)第1章 數字邏輯基礎 (3)1.1 數制與數制轉換 (3)1.1.1 十進制 (3)1.1.2 二進制 (4)1.1.3 十六進制和八進制 (4)1.1.4 二進制數與十進制數之間的轉換 (4)1.1.5 二進制數與十六進制數及八進制數之間的轉換 (7)1.2 幾種簡單的編碼 (7)1.2.1 二-十進制碼(BCD碼) (8)1.2.2 格雷碼 (9)1.2.3 奇偶校驗碼 (10)1.2.4 字符數字碼 (10)緒論 (1)
第1章 數字邏輯基礎 (3)
1.1 數制與數制轉換 (3)
1.1.1 十進制 (3)
1.1.2 二進制 (4)
1.1.3 十六進制和八進制 (4)
1.1.4 二進制數與十進制數之間的轉換 (4)
1.1.5 二進制數與十六進制數及八進制數
之間的轉換 (7)
1.2 幾種簡單的編碼 (7)
1.2.1 二-十進制碼(BCD碼) (8)
1.2.2 格雷碼 (9)
1.2.3 奇偶校驗碼 (10)
1.2.4 字符數字碼 (10)
1.3 二進制數的算術運算 (11)
1.3.1 無符號二進制數的算術運算 (11)
1.3.2 有符號二進制數的表示 (12)
1.3.3 二進制補碼的加法運算 (13)
1.4 邏輯代數中的邏輯運算 (14)
1.4.1 基本邏輯運算 (15)
1.4.2 復合邏輯運算 (17)
1.4.3 正邏輯與負邏輯 (19)
1.5 邏輯代數的基本定律和規則 (20)
1.6 邏輯函數的標準形式 (24)
1.6.1 常用的邏輯函數式 (24)
1.6.2 函數的與或式和或與式 (24)
1.6.3 *小項和*大項 (25)
1.6.4 邏輯函數的標準與或式和
標準或與式 (27)
1.7 邏輯函數式與真值表 (29)
1.8 邏輯函數的化簡 (30)
1.8.1 公式法 (30)
1.8.2 卡諾圖法 (32)
1.8.3 不完全確定的邏輯函數及其
化簡 (37)
1.8.4 邏輯函數式化簡為其他形式 (38)
1.8.5 奎恩-麥克拉斯基化簡法 (39)
1.8.6 多輸出邏輯函數的化簡 (41)
復習思考題 (43)
習題 (43)
第2章 邏輯門電路 (46)
2.1 晶體管的開關特性 (46)
2.2 分立元件門電路 (48)
2.3 TTL門電路 (50)
2.3.1 TTL與非門的電路結構 (50)
2.3.2 TTL與非門的電壓傳輸特性 (52)
2.3.3 TTL與非門的輸入特性與
輸出特性 (53)
2.3.4 TTL與非門的動態特性 (56)
2.3.5 其他類型的TTL門電路 (56)
2.3.6 TTL數字集成電路 (60)
2.4 其他類型雙極型數字集成電路 (62)
2.4.1 ECL門電路 (63)
2.4.2 I2L電路 (65)
2.5 CMOS門電路 (66)
2.5.1 CMOS反相器的電路結構 (66)
2.5.2 CMOS反相器的電壓傳輸特性和
電流傳輸特性 (66)
2.5.3 CMOS反相器的輸入特性和
輸出特性 (67)
2.5.4 CMOS反相器的動態特性 (69)
2.5.5 其他類型的CMOS門電路 (70)
2.5.6 CMOS數字集成電路 (72)
2.5.7 CMOS集成電路的主要特點和
使用注意事項 (73)
2.6 其他類型的MOS數字集成電路 (74)
2.6.1 PMOS門電路 (74)
2.6.2 NMOS門電路 (75)
2.6.3 E2CMOS電路 (76)
2.7 Bi-CMOS電路 (76)
2.8 TTL電路與CMOS電路的接口 (77)
復習思考題 (78)
習題 (78)
第3章 組合邏輯電路 (82)
3.1 概述 (82)
3.2 組合邏輯電路的分析 (83)
3.3 組合邏輯電路的設計 (84)
3.4 組合邏輯電路中的冒險 (85)
3.4.1 功能冒險與消除方法 (86)
3.4.2 邏輯冒險與消除方法 (87)
3.5 硬件描述語言—Verilog (89)
3.5.1 硬件描述語言 (89)
3.5.2 Verilog 基本語法 (90)
3.5.3 Verilog 運算符 (92)
3.5.4 Verilog程序的基本結構 (95)
3.5.5 Verilog邏輯功能的描述方式 (95)
3.5.6 Verilog層次化的設計結構 (102)
復習思考題 (105)
習題 (105)
Verilog編程設計題 (107)
第4章 常用組合邏輯功能器件 (108)
4.1 自頂向下的模塊化設計方法 (108)
4.2 編碼器 (110)
4.2.1 二進制編碼器 (110)
4.2.2 二-十進制編碼器 (111)
4.2.3 常用編碼器集成電路 (111)
4.2.4 編碼器應用舉例 (114)
4.2.5 編碼器的Verilog描述 (114)
4.3 譯碼器/數據分配器 (116)
4.3.1 二進制譯碼器 (116)
4.3.2 二-十進制譯碼器 (118)
4.3.3 常用譯碼器集成電路 (119)
4.3.4 數據分配器 (120)
4.3.5 顯示譯碼器 (120)
4.3.6 譯碼器應用舉例 (125)
4.3.7 譯碼器的Verilog描述 (126)
4.4 數據選擇器 (128)
4.4.1 數據選擇器的電路結構 (128)
4.4.2 常用數據選擇器集成電路 (129)
4.4.3 數據選擇器應用舉例 (131)
4.4.4 數據選擇器的Verilog描述 (133)
4.5 算術運算電路 (134)
4.5.1 基本加法器 (134)
4.5.2 高速加法器 (136)
4.5.3 常用加法器集成電路 (137)
4.5.4 加法器應用舉例 (138)
4.5.5 加法器的Verilog描述 (140)
4.6 數值比較器 (141)
4.7 碼轉換器 (144)
4.7.1 BCD-二進制碼轉換器 (144)
4.7.2 常用BCD-二進制碼轉換器和二進制-
BCD碼轉換器集成電路 (145)
4.7.3 碼轉換電路的Verilog描述 (146)
4.8 數字系統設計舉例—算術
邏輯單元 (147)
復習思考題 (151)
習題 (151)
Verilog編程設計題 (154)
第5章 時序邏輯電路 (155)
5.1 概述 (155)
5.2 鎖存器 (157)
5.2.1 普通鎖存器 (157)
5.2.2 門控鎖存器 (159)
5.3 觸發器 (162)
5.3.1 D觸發器 (162)
5.3.2 JK觸發器 (166)
5.3.3 其他功能的觸發器 (168)
5.4 觸發器使用中的幾個問題 (170)
5.4.1 觸發器邏輯功能的轉換 (170)
5.4.2 觸發器的脈沖工作特性 (172)
5.5 觸發器應用舉例 (174)
5.6 時序邏輯電路的分析與設計 (176)
5.6.1 同步時序邏輯電路的分析 (176)
5.6.2 異步時序邏輯電路的分析 (178)
5.6.3 同步時序邏輯電路的設計 (179)
5.6.4 有限狀態機的Verilog描述 (183)
復習思考題 (186)
習題 (186)
Verilog編程設計題 (190)
第6章 常用時序邏輯功能器件 (192)
6.1 計數器 (192)
6.1.1 異步計數器 (192)
6.1.2 同步計數器 (197)
6.1.3 計數器應用 (208)
6.1.4 計數器的Verilog描述 (209)
6.2 寄存器和移位寄存器 (210)
6.2.1 寄存器 (210)
6.2.2 移位寄存器 (212)
6.2.3 移位寄存器應用舉例 (215)
6.2.4 移位寄存器型計數器 (218)
6.2.5 移位寄存器的Verilog描述 (223)
復習思考題 (224)
習題 (224)
Verilog編程設計題 (227)
第7章 半導體存儲器和可編程邏輯
器件 (229)
7.1 概述 (229)
7.2 半導體存儲器 (230)
7.2.1 半導體存儲器概述 (230)
7.2.2 只讀存儲器(ROM) (231)
7.2.3 隨機存取存儲器(RAM) (236)
7.3 可編程邏輯器件(PLD) (238)
7.3.1 PLD概述 (238)
7.3.2 低密度可編程邏輯器件 (240)
7.3.3 復雜可編程邏輯器件(CPLD) (244)
7.3.4 現場可編程門陣列(FPGA) (246)
7.3.5 PLD的開發過程 (249)
復習思考題 (250)
習題 (251)
第8章 脈沖信號的產生與整形 (253)
8.1 555集成定時器 (253)
8.2 施密特觸發電路 (255)
8.3 單穩態觸發電路 (257)
8.3.1 用555定時器構成單穩態
觸發電路 (258)
8.3.2 用施密特觸發電路構成單穩態
觸發電路 (259)
8.3.3 集成單穩態觸發電路 (260)
8.3.4 單穩態觸發電路的應用 (261)
8.3.5 單穩態觸發電路的Verilog
描述 (262)
8.4 多諧振蕩器 (264)
8.4.1 用555定時器構成多諧
振蕩器 (264)
8.4.2 用施密特觸發電路構成多諧
振蕩器 (266)
8.4.3 石英晶體多諧振蕩器 (267)
復習思考題 (268)
習題 (268)
第9章 數模和模數轉換 (272)
9.1 D/A轉換器 (272)
9.1.1 D/A轉換器的基本原理 (272)
9.1.2 權電阻網絡D/A轉換器 (273)
9.1.3 倒T形電阻網絡D/A轉換器 (273)
9.1.4 集成D/A轉換器及主要技術
參數 (274)
9.2 A/D轉換器 (275)
9.2.1 A/D轉換器的基本原理 (275)
9.2.2 并行比較型A/D轉換器 (278)
9.2.3 逐次逼近型A/D轉換器 (279)
9.2.4 雙積分型A/D轉換器 (281)
9.2.5 集成A/D轉換器及主要技術
參數 (283)
復習思考題 (284)
習題 (285)
附錄A 各章習題參考答案 (286)
參考文獻 (306)
展開全部
數字邏輯電路與系統設計(第4版)(教材) 作者簡介
蔣立平,南京理工大學電光學院,教授,江蘇省教學名師,主要從事數字電路方面的教學、科研工作,主編的《數字邏輯電路與系統設計》教材,為“十二五”普通高等教育本科國家級規劃教材。
書友推薦
- >
有舍有得是人生
- >
名家帶你讀魯迅:朝花夕拾
- >
月亮與六便士
- >
名家帶你讀魯迅:故事新編
- >
人文閱讀與收藏·良友文學叢書:一天的工作
- >
回憶愛瑪儂
- >
羅庸西南聯大授課錄
- >
推拿
本類暢銷