中圖網小程序
一鍵登錄
更方便
本類五星書更多>
-
>
闖進數學世界――探秘歷史名題
-
>
中醫(yī)基礎理論
-
>
當代中國政府與政治(新編21世紀公共管理系列教材)
-
>
高校軍事課教程
-
>
思想道德與法治(2021年版)
-
>
毛澤東思想和中國特色社會主義理論體系概論(2021年版)
-
>
中醫(yī)內科學·全國中醫(yī)藥行業(yè)高等教育“十四五”規(guī)劃教材
十二五普通高等教育本科重量規(guī)劃教材數字邏輯(第7版立體化教材雙色印刷十二五普通高等教育本科國家級規(guī)劃教材) 版權信息
- ISBN:9787030641083
- 條形碼:9787030641083 ; 978-7-03-064108-3
- 裝幀:一般膠版紙
- 冊數:暫無
- 重量:暫無
- 所屬分類:>>
十二五普通高等教育本科重量規(guī)劃教材數字邏輯(第7版立體化教材雙色印刷十二五普通高等教育本科國家級規(guī)劃教材) 內容簡介
本書為“十二五”普通高等教育本科重量規(guī)劃教材。全書內容共7章:章開關理論基礎,第2章組合邏輯,第3章時序邏輯,第4章存儲邏輯,第5章可編程邏輯,第6章數字系統(tǒng),第7章A/D轉換、D/A轉換。教學內容具有基礎性和時代性,從理論和實踐兩方面解決了與后續(xù)課程的銜接。 本書是作者對“數字邏輯”課程體系、教學內容、教學方法和教學手段進行綜合改革的具體成果。本書內容全面,取材新穎,概念清楚,系統(tǒng)性強,注重實踐教學和能力培養(yǎng),形成了文字主輔教材、多媒體CAI課件、試題庫、習題庫、實驗儀器、教學實驗、課程設計等綜合配套的立體化教學體系。 本書文字流暢、通俗易懂,有廣泛的適用面,可作為高等院校計算機、電子、通信、自動化等信息類專業(yè)的基礎課教材,也可作為成.人自學考試用書。
十二五普通高等教育本科重量規(guī)劃教材數字邏輯(第7版立體化教材雙色印刷十二五普通高等教育本科國家級規(guī)劃教材) 目錄
目錄
第1章 開關理論基礎 1
1.1 二進制系統(tǒng) 1
1.1.1 連續(xù)量和離散量 1
1.1.2 開關量 2
1.1.3 數字波形 3
1.2 數制與碼制 4
1.2.1 進位計數制 4
1.2.2 進位計數制的相互轉換 6
1.2.3 二進制編碼 7
1.3 邏輯函數及其描述工具 9
1.3.1 邏輯函數的基本概念 9
1.3.2 邏輯函數的描述工具 10
1.3.3 基本邏輯運算 11
1.3.4 正邏輯、負邏輯、三態(tài)門 15
1.4 布爾代數 16
1.4.1 布爾代數的基本定律 16
1.4.2 布爾代數運算的基本規(guī)則 17
1.4.3 用布爾代數簡化邏輯函數 17
1.5 卡諾圖 20
1.5.1 卡諾圖的結構與特點 20
1.5.2 用卡諾圖簡化邏輯函數 24
1.6 數字集成電路 27
1.6.1 集成電路的制造技術類型 27
1.6.2 集成電路的封裝類型 28
1.6.3 集成電路的規(guī)模類型 29
1.6.4 集成電路的使用特性 29
小結 31
習題 31
第2章 組合邏輯 33
2.1 組合邏輯分析 33
2.1.1 逐級電平推導法 33
2.1.2 列寫布爾表達式法 34
2.1.3 數字波形圖分析法 35
2.1.4 列寫邏輯電路真值表法 35
2.1.5 組合邏輯中的競爭冒險 36
2.2 組合邏輯設計 38
2.2.1 組合邏輯設計步驟 38
2.2.2 邏輯問題的描述 38
2.2.3 利用任意項的邏輯設計 41
2.3 組合邏輯電路的等價變換 42
2.3.1 德摩根定理的應用 42
2.3.2 與非門、或非門作為通用元件 43
2.3.3 利用與非門/非或門進行等價變換 44
2.3.4 邏輯函數的“與或非”門實現(xiàn) 44
2.4 數據選擇器與分配器 44
2.4.1 數據選擇器 44
2.4.2 數據分配器 46
2.5 譯碼器和編碼器 47
2.5.1 譯碼器 47
2.5.2 編碼器 49
2.6 數據比較器和加法器 52
2.6.1 數據比較器 52
2.6.2 加法器 53
2.7 奇偶校驗器 55
2.7.1 奇偶校驗的基本原理 55
2.7.2 具有奇偶校驗的數據傳輸 56
小結 57
習題 57
第3章 時序邏輯 60
3.1 鎖存器 60
3.1.1 鎖存器的基本特性 60
3.1.2 基本SR鎖存器 61
3.1.3 門控SR鎖存器 62
3.1.4 門控D鎖存器 63
3.2 觸發(fā)器 64
3.2.1 SR觸發(fā)器 64
3.2.2 D觸發(fā)器 67
3.2.3 JK觸發(fā)器 67
3.2.4 觸發(fā)器的應用和時間參數 70
3.3 寄存器和移位寄存器 71
3.3.1 寄存器 71
3.3.2 移位寄存器 72
3.4 計數器 74
3.4.1 同步計數器 74
3.4.2 異步計數器 77
3.4.3 中規(guī)模集成計數器及應用 79
3.5 定時脈沖產生器 84
3.5.1 時鐘脈沖源電路 84
3.5.2 節(jié)拍脈沖產生器 86
3.5.3 數字鐘 88
3.6 同步時序邏輯分析 89
3.6.1 同步時序邏輯電路的描述工具 89
3.6.2 同步時序邏輯電路分析的一般方法 90
3.7 同步時序邏輯設計 94
3.7.1 同步時序邏輯設計方法和步驟 94
3.7.2 建立原始狀態(tài)表的方法 97
3.7.3 狀態(tài)編碼 98
小結 102
習題 103
第4章 存儲邏輯 106
4.1 特殊存儲部件 106
4.1.1 寄存器堆 106
4.1.2 寄存器隊列 107
4.1.3 寄存器堆棧 108
4.2 隨機讀寫存儲器RAM 109
4.2.1 RAM的邏輯結構 109
4.2.2 地址譯碼方法 110
4.2.3 SRAM存儲器 112
4.2.4 DRAM存儲器 114
4.3 只讀存儲器ROM 116
4.3.1 掩模ROM 116
4.3.2 可編程ROM 118
4.4 FLASH存儲器 120
4.4.1 FLASH存儲元 120
4.4.2 FLASH存儲器的基本操作 121
4.4.3 FLASH存儲器的陣列結構 122
*4.5 存儲器容量的擴充 123
4.5.1 字長位數擴展 123
4.5.2 字存儲容量擴展 124
小結 125
習題 125
第5章 可編程邏輯 126
5.1 PLD的基本概念 126
5.1.1 可編程陣列 126
5.1.2 PLD的類型 129
5.2 現(xiàn)場可編程門陣列FPGA 131
5.2.1 FPGA的基本結構 131
5.2.2 可組態(tài)邏輯塊CLB 131
5.2.3 SRAM為基礎的FPGA 133
5.3 在系統(tǒng)可編程ISP 134
5.3.1 ispLSI器件的體系結構 135
5.3.2 EPM7128S器件的體系結構 140
5.3.3 在系統(tǒng)編程原理 142
5.4 可編程邏輯的原理圖方式設計 144
5.4.1 編程環(huán)境和設計流程圖 144
5.4.2 設計輸入 146
5.4.3 功能模擬 148
5.4.4 綜合和實現(xiàn)(軟件) 149
5.4.5 時序模擬 150
5.4.6 器件下載 151
5.5 可編程邏輯的VHDL文本方式設計 151
5.5.1 VHDL的基本概念 151
5.5.2 VHDL的組合邏輯設計 153
5.5.3 VHDL的時序邏輯設計 157
小結 160
習題 160
第6章 數字系統(tǒng) 162
6.1 數字系統(tǒng)的基本概念 162
6.1.1 一個數字系統(tǒng)實例 162
6.1.2 數字系統(tǒng)的基本模型 163
6.1.3 數字系統(tǒng)與邏輯功能部件的區(qū)別 164
6.2 數據通路 165
6.2.1 總線結構 165
6.2.2 數據通路實例 167
6.3 由頂向下的設計方法 168
6.3.1 數字系統(tǒng)的設計任務 168
6.3.2 算法狀態(tài)機和算法流程圖 169
6.4 小型控制器的設計 172
6.4.1 控制器的基本概念 172
6.4.2 計數器型控制器 173
6.4.3 多路選擇器型控制器 176
6.4.4 定序型控制器 177
6.5 數字系統(tǒng)設計實例 179
6.5.1 由頂向下——子系統(tǒng)的劃分 179
6.5.2 小型控制器的實現(xiàn)方案 181
小結 182
習題 182
第7章 A/D轉換、D/A轉換 185
7.1 數字信號處理的基本概念 185
7.2 A/D轉換 186
7.2.1 采樣定理 186
7.2.2 模數轉換過程 186
7.2.3 A/D轉換器 188
7.2.4 ADC的性能參數 192
7.3 D/A轉換 192
7.3.1 權電阻DAC 192
7.3.2 R-2RT型DAC 193
7.3.3 R-2R倒T型DAC 194
7.3.4 DAC的性能參數 195
小結 195
習題 196
參考文獻 199
附錄 《數字邏輯》(第七版立體化教材)配套教材與教學設備 200
第1章 開關理論基礎 1
1.1 二進制系統(tǒng) 1
1.1.1 連續(xù)量和離散量 1
1.1.2 開關量 2
1.1.3 數字波形 3
1.2 數制與碼制 4
1.2.1 進位計數制 4
1.2.2 進位計數制的相互轉換 6
1.2.3 二進制編碼 7
1.3 邏輯函數及其描述工具 9
1.3.1 邏輯函數的基本概念 9
1.3.2 邏輯函數的描述工具 10
1.3.3 基本邏輯運算 11
1.3.4 正邏輯、負邏輯、三態(tài)門 15
1.4 布爾代數 16
1.4.1 布爾代數的基本定律 16
1.4.2 布爾代數運算的基本規(guī)則 17
1.4.3 用布爾代數簡化邏輯函數 17
1.5 卡諾圖 20
1.5.1 卡諾圖的結構與特點 20
1.5.2 用卡諾圖簡化邏輯函數 24
1.6 數字集成電路 27
1.6.1 集成電路的制造技術類型 27
1.6.2 集成電路的封裝類型 28
1.6.3 集成電路的規(guī)模類型 29
1.6.4 集成電路的使用特性 29
小結 31
習題 31
第2章 組合邏輯 33
2.1 組合邏輯分析 33
2.1.1 逐級電平推導法 33
2.1.2 列寫布爾表達式法 34
2.1.3 數字波形圖分析法 35
2.1.4 列寫邏輯電路真值表法 35
2.1.5 組合邏輯中的競爭冒險 36
2.2 組合邏輯設計 38
2.2.1 組合邏輯設計步驟 38
2.2.2 邏輯問題的描述 38
2.2.3 利用任意項的邏輯設計 41
2.3 組合邏輯電路的等價變換 42
2.3.1 德摩根定理的應用 42
2.3.2 與非門、或非門作為通用元件 43
2.3.3 利用與非門/非或門進行等價變換 44
2.3.4 邏輯函數的“與或非”門實現(xiàn) 44
2.4 數據選擇器與分配器 44
2.4.1 數據選擇器 44
2.4.2 數據分配器 46
2.5 譯碼器和編碼器 47
2.5.1 譯碼器 47
2.5.2 編碼器 49
2.6 數據比較器和加法器 52
2.6.1 數據比較器 52
2.6.2 加法器 53
2.7 奇偶校驗器 55
2.7.1 奇偶校驗的基本原理 55
2.7.2 具有奇偶校驗的數據傳輸 56
小結 57
習題 57
第3章 時序邏輯 60
3.1 鎖存器 60
3.1.1 鎖存器的基本特性 60
3.1.2 基本SR鎖存器 61
3.1.3 門控SR鎖存器 62
3.1.4 門控D鎖存器 63
3.2 觸發(fā)器 64
3.2.1 SR觸發(fā)器 64
3.2.2 D觸發(fā)器 67
3.2.3 JK觸發(fā)器 67
3.2.4 觸發(fā)器的應用和時間參數 70
3.3 寄存器和移位寄存器 71
3.3.1 寄存器 71
3.3.2 移位寄存器 72
3.4 計數器 74
3.4.1 同步計數器 74
3.4.2 異步計數器 77
3.4.3 中規(guī)模集成計數器及應用 79
3.5 定時脈沖產生器 84
3.5.1 時鐘脈沖源電路 84
3.5.2 節(jié)拍脈沖產生器 86
3.5.3 數字鐘 88
3.6 同步時序邏輯分析 89
3.6.1 同步時序邏輯電路的描述工具 89
3.6.2 同步時序邏輯電路分析的一般方法 90
3.7 同步時序邏輯設計 94
3.7.1 同步時序邏輯設計方法和步驟 94
3.7.2 建立原始狀態(tài)表的方法 97
3.7.3 狀態(tài)編碼 98
小結 102
習題 103
第4章 存儲邏輯 106
4.1 特殊存儲部件 106
4.1.1 寄存器堆 106
4.1.2 寄存器隊列 107
4.1.3 寄存器堆棧 108
4.2 隨機讀寫存儲器RAM 109
4.2.1 RAM的邏輯結構 109
4.2.2 地址譯碼方法 110
4.2.3 SRAM存儲器 112
4.2.4 DRAM存儲器 114
4.3 只讀存儲器ROM 116
4.3.1 掩模ROM 116
4.3.2 可編程ROM 118
4.4 FLASH存儲器 120
4.4.1 FLASH存儲元 120
4.4.2 FLASH存儲器的基本操作 121
4.4.3 FLASH存儲器的陣列結構 122
*4.5 存儲器容量的擴充 123
4.5.1 字長位數擴展 123
4.5.2 字存儲容量擴展 124
小結 125
習題 125
第5章 可編程邏輯 126
5.1 PLD的基本概念 126
5.1.1 可編程陣列 126
5.1.2 PLD的類型 129
5.2 現(xiàn)場可編程門陣列FPGA 131
5.2.1 FPGA的基本結構 131
5.2.2 可組態(tài)邏輯塊CLB 131
5.2.3 SRAM為基礎的FPGA 133
5.3 在系統(tǒng)可編程ISP 134
5.3.1 ispLSI器件的體系結構 135
5.3.2 EPM7128S器件的體系結構 140
5.3.3 在系統(tǒng)編程原理 142
5.4 可編程邏輯的原理圖方式設計 144
5.4.1 編程環(huán)境和設計流程圖 144
5.4.2 設計輸入 146
5.4.3 功能模擬 148
5.4.4 綜合和實現(xiàn)(軟件) 149
5.4.5 時序模擬 150
5.4.6 器件下載 151
5.5 可編程邏輯的VHDL文本方式設計 151
5.5.1 VHDL的基本概念 151
5.5.2 VHDL的組合邏輯設計 153
5.5.3 VHDL的時序邏輯設計 157
小結 160
習題 160
第6章 數字系統(tǒng) 162
6.1 數字系統(tǒng)的基本概念 162
6.1.1 一個數字系統(tǒng)實例 162
6.1.2 數字系統(tǒng)的基本模型 163
6.1.3 數字系統(tǒng)與邏輯功能部件的區(qū)別 164
6.2 數據通路 165
6.2.1 總線結構 165
6.2.2 數據通路實例 167
6.3 由頂向下的設計方法 168
6.3.1 數字系統(tǒng)的設計任務 168
6.3.2 算法狀態(tài)機和算法流程圖 169
6.4 小型控制器的設計 172
6.4.1 控制器的基本概念 172
6.4.2 計數器型控制器 173
6.4.3 多路選擇器型控制器 176
6.4.4 定序型控制器 177
6.5 數字系統(tǒng)設計實例 179
6.5.1 由頂向下——子系統(tǒng)的劃分 179
6.5.2 小型控制器的實現(xiàn)方案 181
小結 182
習題 182
第7章 A/D轉換、D/A轉換 185
7.1 數字信號處理的基本概念 185
7.2 A/D轉換 186
7.2.1 采樣定理 186
7.2.2 模數轉換過程 186
7.2.3 A/D轉換器 188
7.2.4 ADC的性能參數 192
7.3 D/A轉換 192
7.3.1 權電阻DAC 192
7.3.2 R-2RT型DAC 193
7.3.3 R-2R倒T型DAC 194
7.3.4 DAC的性能參數 195
小結 195
習題 196
參考文獻 199
附錄 《數字邏輯》(第七版立體化教材)配套教材與教學設備 200
展開全部
書友推薦
- >
中國歷史的瞬間
- >
朝聞道
- >
月亮與六便士
- >
月亮虎
- >
莉莉和章魚
- >
龍榆生:詞曲概論/大家小書
- >
中國人在烏蘇里邊疆區(qū):歷史與人類學概述
- >
上帝之肋:男人的真實旅程
本類暢銷