包郵 數(shù)字邏輯電路設計(第4版微課視頻版微課版21世紀高等學校計算機類課程創(chuàng)新系列教材)
-
>
公路車寶典(ZINN的公路車維修與保養(yǎng)秘籍)
-
>
晶體管電路設計(下)
-
>
基于個性化設計策略的智能交通系統(tǒng)關鍵技術
-
>
花樣百出:貴州少數(shù)民族圖案填色
-
>
山東教育出版社有限公司技術轉移與技術創(chuàng)新歷史叢書中國高等技術教育的蘇化(1949—1961)以北京地區(qū)為中心
-
>
鐵路機車概要.交流傳動內(nèi)燃.電力機車
-
>
利維坦的道德困境:早期現(xiàn)代政治哲學的問題與脈絡
數(shù)字邏輯電路設計(第4版微課視頻版微課版21世紀高等學校計算機類課程創(chuàng)新系列教材) 版權信息
- ISBN:9787302605751
- 條形碼:9787302605751 ; 978-7-302-60575-1
- 裝幀:70g膠版紙
- 冊數(shù):暫無
- 重量:暫無
- 所屬分類:>>
數(shù)字邏輯電路設計(第4版微課視頻版微課版21世紀高等學校計算機類課程創(chuàng)新系列教材) 本書特色
國家十二五規(guī)劃教材及江蘇省高校重點教材。本書采用VHDL描述電路的設計,每章均附有小結、習題與思考題,大部分內(nèi)容嵌入了微課視頻,并提供全部內(nèi)容的PPT課件,配套實驗教材。
數(shù)字邏輯電路設計(第4版微課視頻版微課版21世紀高等學校計算機類課程創(chuàng)新系列教材) 內(nèi)容簡介
本書從數(shù)字電路的基礎知識出發(fā),介紹數(shù)制和編碼、門電路、邏輯代數(shù)、組合邏輯、觸發(fā)器、時序邏輯、硬件描述語言(VHDL)、可編程器件(PLD、CPLD、FPGA)、在系統(tǒng)可編程技術(ISP)及EDA技術的設計思想等內(nèi)容。本書采用VHDL描述電路的設計,每章均附有小結、習題與思考題,大部分內(nèi)容嵌入了微課視頻,并提供全部內(nèi)容的PPT課件。 本書可作為高等院校計算機、通信、電子信息、自動化等專業(yè)“數(shù)字邏輯”課程的教材,也可作為相關技術人員的參考書。
數(shù)字邏輯電路設計(第4版微課視頻版微課版21世紀高等學校計算機類課程創(chuàng)新系列教材) 目錄
第1章數(shù)字系統(tǒng)與編碼
1.1數(shù)字系統(tǒng)中的進位制
1.1.1數(shù)制
1.1.2數(shù)制轉換
1.2數(shù)字系統(tǒng)中的編碼
1.2.1帶符號數(shù)的代碼表示
1.2.2十進制數(shù)的二進制編碼
1.2.3可靠性編碼
1.2.4字符編碼
1.3小結
1.4習題與思考題
第2章門電路
2.1數(shù)字信號基礎
2.1.1脈沖信號
2.1.2邏輯電平與正、負邏輯
2.2半導體器件的開關特性
2.2.1二極管的開關特性
2.2.2三極管的開關特性
2.2.3MOS管的開關特性
2.3基本邏輯門電路
2.3.1與門、或門和非門
2.3.2復合門
2.3.3三態(tài)門與傳輸門
2.4TTL集成門電路
2.4.1數(shù)字集成電路的分類
2.4.2TTL與非門
2.4.3集電極開路的與非門
2.4.4TTL門電路的使用注意事項
2.5CMOS集成門電路
2.5.1CMOS非門
2.5.2CMOS與非門
2.5.3CMOS或非門
2.5.4CMOS三態(tài)門
2.5.5CMOS門電路的特點與使用注意事項
2.6TTL電路與CMOS電路之間的接口電路
2.6.1三極管組成的接口電路
2.6.2其他接口電路
2.7小結
2.8習題與思考題
目錄
數(shù)字邏輯電路設計(第4版·微課視頻版)
第3章組合邏輯的分析與設計
3.1邏輯代數(shù)基礎
3.1.1邏輯變量及基本邏輯運算
3.1.2邏輯代數(shù)的基本公式、定理與規(guī)則
3.1.3邏輯函數(shù)及其表達式
3.2邏輯函數(shù)的化簡
3.2.1代數(shù)化簡法
3.2.2卡諾圖化簡法
3.2.3列表化簡法
3.2.4邏輯函數(shù)化簡中的兩個實際問題
3.3組合邏輯電路的分析
3.3.1組合邏輯電路分析的一般方法
3.3.2組合邏輯電路分析舉例
3.4組合邏輯電路的設計
3.4.1組合邏輯電路設計的一般方法
3.4.2組合邏輯電路設計中應考慮的問題
3.5VHDL描述基礎
3.5.1VHDL概述
3.5.2VHDL描述的基本結構
3.5.3VHDL的標識符和保留字
3.6組合邏輯電路設計舉例
3.6.1半加器和全加器的設計
3.6.2BCD碼編碼器和七段顯示譯碼器的設計
3.6.3代碼轉換器的設計
3.7組合邏輯電路中的競爭與險象
3.7.1競爭與險象的產(chǎn)生
3.7.2險象的分類
3.7.3險象的判斷
3.7.4險象的消除
3.8小結
3.9習題與思考題
第4章觸發(fā)器
4.1雙穩(wěn)態(tài)觸發(fā)器
4.1.1RS觸發(fā)器
4.1.2JK觸發(fā)器
4.1.3D觸發(fā)器
4.1.4T觸發(fā)器
4.1.5觸發(fā)器的時間參數(shù)
4.2單穩(wěn)態(tài)觸發(fā)器
4.3多諧振蕩器
4.3.1RC環(huán)形多諧振蕩器
4.3.2石英晶體構成的多諧振蕩器
4.4施密特觸發(fā)器
4.5小結
4.6習題與思考題
第5章時序邏輯的分析與設計
5.1時序邏輯電路的結構與類型
5.1.1Mealy型電路
5.1.2Moore型電路
5.2同步時序邏輯電路的分析
5.2.1同步時序邏輯電路的分析方法
5.2.2常用同步時序邏輯電路
5.3同步時序邏輯電路的設計
5.3.1建立原始狀態(tài)表
5.3.2狀態(tài)表的化簡
5.3.3狀態(tài)分配
5.3.4求激勵函數(shù)和輸出函數(shù)
5.4VHDL時序電路的設計特點
5.4.1電路的時鐘控制
5.4.2狀態(tài)圖的VHDL描述
5.5同步時序邏輯電路設計舉例
5.6異步時序邏輯電路
5.6.1脈沖異步時序邏輯電路的分析
5.6.2脈沖異步時序邏輯電路的設計
5.7小結
5.8習題與思考題
第6章集成電路的邏輯設計與可編程邏輯器件
6.1常用中規(guī)模通用集成電路
6.1.1二進制并行加法器
6.1.2譯碼器和編碼器
6.1.3多路選擇器和多路分配器
6.1.4數(shù)值比較器
6.1.5奇偶發(fā)生/校驗器
6.2半導體存儲器
6.2.1概述
6.2.2隨機讀寫存儲器
6.2.3只讀存儲器
6.3可編程邏輯器件
6.3.1PLD概述
6.3.2可編程只讀存儲器
6.3.3可編程邏輯陣列
6.3.4可編程陣列邏輯
6.3.5通用陣列邏輯
6.4小結
6.5習題與思考題
第7章高密度可編程邏輯器件
7.1在系統(tǒng)可編程技術
7.2ISP器件的結構與原理
7.3在系統(tǒng)編程原理
7.3.1ISP器件編程元件的物理布局
7.3.2ISP編程接口
7.3.3ISP器件的編程方式
7.4FPGA器件
7.4.1FPGA的基本結構
7.4.2FPGA開發(fā)流程
7.4.3Altera低成本FPGA
7.4.4Xilinx XC4000系列FPGA
7.4.5XC4000系列FPGA的配置模式
7.5基于可編程邏輯器件的邏輯電路設計實驗介紹
7.5.1實驗環(huán)境
7.5.2基礎實驗舉例
7.5.3多功能數(shù)字鐘的設計實例
7.6小結
7.7習題與思考題
附錄AVHDL基本語句及設計實例
A.1順序語句
A.2并行語句
A.3屬性描述與定義語句
A.4觸發(fā)器的VHDL描述
A.5CPU基本部件設計舉例
參考文獻
- >
朝聞道
- >
史學評論
- >
小考拉的故事-套裝共3冊
- >
伊索寓言-世界文學名著典藏-全譯本
- >
我與地壇
- >
中國歷史的瞬間
- >
詩經(jīng)-先民的歌唱
- >
名家?guī)阕x魯迅:朝花夕拾