-
>
全國計算機等級考試最新真考題庫模擬考場及詳解·二級MSOffice高級應用
-
>
決戰(zhàn)行測5000題(言語理解與表達)
-
>
軟件性能測試.分析與調(diào)優(yōu)實踐之路
-
>
第一行代碼Android
-
>
JAVA持續(xù)交付
-
>
EXCEL最強教科書(完全版)(全彩印刷)
-
>
深度學習
數(shù)字VLSL芯片設計 版權信息
- ISBN:9787121096075
- 條形碼:9787121096075 ; 978-7-121-09607-5
- 裝幀:暫無
- 冊數(shù):暫無
- 重量:暫無
- 所屬分類:>
數(shù)字VLSL芯片設計 本書特色
《數(shù)字VLSI芯片設計:使用Cadence和Synopsys CAD工具》:國外電子與通信教材系列
數(shù)字VLSL芯片設計 內(nèi)容簡介
本書介紹如何使用cadence和synopsys公司的cad工具來實際設計數(shù)字vlsl芯片。讀者通過本書可以循序漸進地學習這些cad工具,并使用這些軟件設計出可制造的數(shù)字集成電路芯片。本書內(nèi)容按集成電路的設計流程編排,包括cad設計平臺、電路圖輸入、vefil09仿真、版圖編輯、標準單元設計、模擬和數(shù)模混合信號仿真、單元表征和建庫、vefilog綜合、抽象形式生成、布局布線及芯片組裝等工具;每一工具的使用都以實例說明,*后給出了一個設計簡化mips微處理器的完整例子。本書可與有關集成電路設計理論的教科書配套使用,可作為高等院校有關集成電路設計理論類課程的配套教材和集成電路設計實踐類課程的教科書,也可作為集成電路設計人員的培訓教材和使用手冊。
數(shù)字VLSL芯片設計 目錄
1.1 cad工具流程
1.1.1 定制vlsl及單元設計流程
1.1.2 層次化的單元/模塊asic流程
1.2 本書的內(nèi)容
1.3 關于工具的瑕疵問題
1.4 工具設置及執(zhí)行腳本
1.5 字體使用約定
第2章 cadence設計平臺dfil及啟動命令icfb
2.1 cadence設計平臺
2.2 啟動cadence
2.3 小結(jié)
第3章 composer原理圖輸入工具
3.1 啟動cadence建立一個新的工作庫
3.2 建立新單元
3.2.1 建立全加器原理圖視圖
3.2.2 建立加法器符號圖
3.2.3 用一位全加器組成兩位加法器
3.3 晶體管級原理圖
3.4 打印原理圖
3.4.1 修改后腳本打印文件
3.5 變量、端口和單元的命名規(guī)則
3.6 小結(jié)
第4章 verilog仿真
4.1 composer原理圖的verilog仿真
4.1.1 用verilog.xl仿真原理圖
4.1.2 用nc_verilog仿真原理圖
4.2 composer工具中的行為級verilog代碼
4.2.1 生成行為級視圖
4.2.2 仿真行為級視圖
4.3 獨立的verilog仿真
4.3.1 verilog—xl
4.3.2 ncverilog
4.3.3 vcs
4.4 verilog仿真中的時序
4.4.1 行為級與晶體管開關級仿真的比較
4.4.2 行為級邏輯門時序
4.4.3 標準延時格式時序
4.4.4 晶體管時序
4.5 小結(jié)
第5章 virtuos0版圖編輯器
5.1 反相器原理圖
5.1.1 啟動cadence的icfb
5.1.2 建立反相器原理圖
5.1.3 建立反相器符號圖
5.2 反相器版圖
5.2.1 建立新的版圖視圖
5.2.2 繪制nil'los晶體管
5.2.3 繪制pmos晶體管
5.2.4 用晶體管版圖組裝反相器
5.2.5 用層次化方法建立版圖
5.2.6 virtuos0命令概要
5.3 打印版圖
5.4 設計規(guī)則檢查
5.4.1 diva設計規(guī)則檢查
5.5 生成提取視圖
5.6 版圖對照原理圖檢查
5.6.1 生成模擬提取視圖
5.7 單元設計全流程(到目前為止)
5.8 小結(jié)
第6章 標準單元設計模板
6.1 標準單元幾何尺寸說明
6.2 標準單元i/o端口布置
6.3 標準單元晶體管尺寸選擇
6.4 小結(jié)
第7章 spectre模擬仿真器
7.1 原理圖仿真(瞬態(tài)仿真)
7.2 spectre模擬環(huán)境下仿真
7.3 用配置視圖仿真
7.4 模擬,數(shù)字混合仿真
7.4.1 有關混合模式仿真的結(jié)束語
7.5 靜態(tài)仿真
7.5.1 參數(shù)化仿真
……
第8章 單元表征
第9章 verilog綜合
第10章 抽象生成
第11章 soc encounter布局布線
第12章 芯片組裝
第13章 設計舉例
附錄
參考文獻
術語表
數(shù)字VLSL芯片設計 節(jié)選
《數(shù)字VLSI芯片設計:使用Cadence和Synopsys CAD工具》介紹如何使用Cadence和Synopsys公司的CAD工具來實際設計數(shù)字VLSI芯片。讀者通過《數(shù)字VLSI芯片設計:使用Cadence和Synopsys CAD工具》可以循序漸進地學習這些CAD工具,并使用這些軟件設計出可制造的數(shù)字集成電路芯片。《數(shù)字VLSI芯片設計:使用Cadence和Synopsys CAD工具》內(nèi)容按集成電路的設計流程編排,包括CAD設計平臺、電路圖輸入、Vefilog仿真、版圖編輯、標準單元設計、模擬和數(shù)模混合信號仿真、單元表征和建庫、Vefilog綜合、抽象形式生成、布局布線及芯片組裝等工具;每一工具的使用都以實例說明,*后給出了一個設計簡化MIPS微處理器的完整例子。《數(shù)字VLSI芯片設計:使用Cadence和Synopsys CAD工具》可與有關集成電路設計理論的教科書配套使用,可作為高等院校有關集成電路設計理論類課程的配套教材和集成電路設計實踐類課程的教科書,也可作為集成電路設計人員的培訓教材和使用手冊。
- >
大紅狗在馬戲團-大紅狗克里弗-助人
- >
有舍有得是人生
- >
唐代進士錄
- >
煙與鏡
- >
新文學天穹兩巨星--魯迅與胡適/紅燭學術叢書(紅燭學術叢書)
- >
山海經(jīng)
- >
伯納黛特,你要去哪(2021新版)
- >
史學評論