中圖網(wǎng)小程序
一鍵登錄
更方便
本類五星書更多>
-
>
全國(guó)計(jì)算機(jī)等級(jí)考試最新真考題庫(kù)模擬考場(chǎng)及詳解·二級(jí)MSOffice高級(jí)應(yīng)用
-
>
決戰(zhàn)行測(cè)5000題(言語(yǔ)理解與表達(dá))
-
>
軟件性能測(cè)試.分析與調(diào)優(yōu)實(shí)踐之路
-
>
第一行代碼Android
-
>
JAVA持續(xù)交付
-
>
EXCEL最強(qiáng)教科書(完全版)(全彩印刷)
-
>
深度學(xué)習(xí)
中圖價(jià):¥20.2
加入購(gòu)物車
零起點(diǎn)學(xué)單片機(jī)與CPLD/FPGA 版權(quán)信息
- ISBN:7811240068
- 條形碼:9787811240061 ; 978-7-81124-006-1
- 裝幀:簡(jiǎn)裝本
- 冊(cè)數(shù):暫無(wú)
- 重量:暫無(wú)
- 所屬分類:>
零起點(diǎn)學(xué)單片機(jī)與CPLD/FPGA 內(nèi)容簡(jiǎn)介
本書系地介紹了21個(gè)系列單牒同與CPLD/FPGA等嵌入式技術(shù)的發(fā)展歷程、指令集及其軟件系統(tǒng),以51系列單片機(jī)以及Altera公司的CPLD/FPGA芯片為例,結(jié)合延時(shí)控制蜂鳴器、FC、LED顯示、鍵盤、LCD液晶、洗衣機(jī)控制系統(tǒng)、電機(jī)控制和電子鬧鐘系統(tǒng)等設(shè)計(jì)實(shí)例。
零起點(diǎn)學(xué)單片機(jī)與CPLD/FPGA 目錄
第1章 嵌入式系統(tǒng)概述
1.1 嵌入式系統(tǒng)簡(jiǎn)介
1.2 單片機(jī)簡(jiǎn)介
1.3 單片機(jī)系統(tǒng)開發(fā)流程
第2章 AT89S51單片機(jī)的硬件結(jié)構(gòu)
2.1 單片機(jī)的內(nèi)部結(jié)構(gòu)
2.2 單片機(jī)的引腳功能
2.3 單片機(jī)的中央處理器
2.4 單片機(jī)的存儲(chǔ)器結(jié)構(gòu)
2.5 單片機(jī)的I/O口
2.6 單片機(jī)的時(shí)序與復(fù)位
2.7 單片機(jī)的工作方式及工作原理
第3章 指令系統(tǒng)及匯編程序設(shè)計(jì)
3.1 單片機(jī)指令系統(tǒng)概述
3.2 單片機(jī)尋址方式
3.3 指令系統(tǒng)分類
3.4 匯編語(yǔ)言的偽指令
3.5 匯編語(yǔ)言程序設(shè)計(jì)及實(shí)用程序舉例
3.6 各類指令的中英文對(duì)照
第4章 單片機(jī)內(nèi)部資源及應(yīng)用
4.1 單片機(jī)系統(tǒng)的中斷系統(tǒng)
4.2 單片機(jī)系統(tǒng)的定時(shí)器/計(jì)數(shù)器
4.3 單片機(jī)系統(tǒng)的串行通信
第5章 CPLD/FPGA的組成結(jié)構(gòu)與應(yīng)用
5.1 Altera器件簡(jiǎn)介與選型
5.2 CPLD/FPGA的組成結(jié)構(gòu)及區(qū)別
5.3 系統(tǒng)模型與基本電路的VHDI。語(yǔ)言描述
第6章 AT89S51單片機(jī)系統(tǒng)資源擴(kuò)展
6.1 單片機(jī)的總線與編址
6.2 存儲(chǔ)器的擴(kuò)展
6.3 程序存儲(chǔ)器的擴(kuò)展
6.4 數(shù)據(jù)存儲(chǔ)器的擴(kuò)展
6.5 單片機(jī)系統(tǒng)I/O接口的擴(kuò)展
第7章 單片機(jī)硬件軟件綜合系統(tǒng)開發(fā)
7.1 單片機(jī)*小系統(tǒng)的構(gòu)建
7.2 單片機(jī)軟件系統(tǒng)開發(fā)
第8章 基于QuartusⅡ的CPLD/FPGA數(shù)字系統(tǒng)設(shè)計(jì)
8.1 Quartus II軟件支持的幾種開發(fā)流程
8.2 Quartus Ⅱ開發(fā)FPGA/CPLD的設(shè)計(jì)過(guò)程
8.3 Quartus Ⅱ開發(fā)FPGA/CPLD的設(shè)計(jì)實(shí)例
8.4 基于Quartus Ⅱ參數(shù)化宏單元的數(shù)字電路設(shè)計(jì)
8.5 基于Quartus Ⅱ的接口驅(qū)動(dòng)電路的設(shè)計(jì)
8.6 Altera系統(tǒng)級(jí)SOPC的開發(fā)
第9章 SeaMCU綜合實(shí)驗(yàn)系統(tǒng)開發(fā)
第10章 電子時(shí)鐘系統(tǒng)設(shè)計(jì)
第11章 計(jì)算器系統(tǒng)設(shè)計(jì)
第12章 單片機(jī)與FPGA之間的通信
第13章 能力拓展
附錄A MCS一51單片機(jī)指令速查表
附錄B ASCII碼字符表
附錄C SeaMCU5.O單片機(jī)綜合仿真實(shí)驗(yàn)系統(tǒng)
附錄D SeaMCU5.0單片機(jī)開發(fā)系統(tǒng)原理圖
參考文獻(xiàn)
IDETCO大學(xué)計(jì)劃簡(jiǎn)介
1.1 嵌入式系統(tǒng)簡(jiǎn)介
1.2 單片機(jī)簡(jiǎn)介
1.3 單片機(jī)系統(tǒng)開發(fā)流程
第2章 AT89S51單片機(jī)的硬件結(jié)構(gòu)
2.1 單片機(jī)的內(nèi)部結(jié)構(gòu)
2.2 單片機(jī)的引腳功能
2.3 單片機(jī)的中央處理器
2.4 單片機(jī)的存儲(chǔ)器結(jié)構(gòu)
2.5 單片機(jī)的I/O口
2.6 單片機(jī)的時(shí)序與復(fù)位
2.7 單片機(jī)的工作方式及工作原理
第3章 指令系統(tǒng)及匯編程序設(shè)計(jì)
3.1 單片機(jī)指令系統(tǒng)概述
3.2 單片機(jī)尋址方式
3.3 指令系統(tǒng)分類
3.4 匯編語(yǔ)言的偽指令
3.5 匯編語(yǔ)言程序設(shè)計(jì)及實(shí)用程序舉例
3.6 各類指令的中英文對(duì)照
第4章 單片機(jī)內(nèi)部資源及應(yīng)用
4.1 單片機(jī)系統(tǒng)的中斷系統(tǒng)
4.2 單片機(jī)系統(tǒng)的定時(shí)器/計(jì)數(shù)器
4.3 單片機(jī)系統(tǒng)的串行通信
第5章 CPLD/FPGA的組成結(jié)構(gòu)與應(yīng)用
5.1 Altera器件簡(jiǎn)介與選型
5.2 CPLD/FPGA的組成結(jié)構(gòu)及區(qū)別
5.3 系統(tǒng)模型與基本電路的VHDI。語(yǔ)言描述
第6章 AT89S51單片機(jī)系統(tǒng)資源擴(kuò)展
6.1 單片機(jī)的總線與編址
6.2 存儲(chǔ)器的擴(kuò)展
6.3 程序存儲(chǔ)器的擴(kuò)展
6.4 數(shù)據(jù)存儲(chǔ)器的擴(kuò)展
6.5 單片機(jī)系統(tǒng)I/O接口的擴(kuò)展
第7章 單片機(jī)硬件軟件綜合系統(tǒng)開發(fā)
7.1 單片機(jī)*小系統(tǒng)的構(gòu)建
7.2 單片機(jī)軟件系統(tǒng)開發(fā)
第8章 基于QuartusⅡ的CPLD/FPGA數(shù)字系統(tǒng)設(shè)計(jì)
8.1 Quartus II軟件支持的幾種開發(fā)流程
8.2 Quartus Ⅱ開發(fā)FPGA/CPLD的設(shè)計(jì)過(guò)程
8.3 Quartus Ⅱ開發(fā)FPGA/CPLD的設(shè)計(jì)實(shí)例
8.4 基于Quartus Ⅱ參數(shù)化宏單元的數(shù)字電路設(shè)計(jì)
8.5 基于Quartus Ⅱ的接口驅(qū)動(dòng)電路的設(shè)計(jì)
8.6 Altera系統(tǒng)級(jí)SOPC的開發(fā)
第9章 SeaMCU綜合實(shí)驗(yàn)系統(tǒng)開發(fā)
第10章 電子時(shí)鐘系統(tǒng)設(shè)計(jì)
第11章 計(jì)算器系統(tǒng)設(shè)計(jì)
第12章 單片機(jī)與FPGA之間的通信
第13章 能力拓展
附錄A MCS一51單片機(jī)指令速查表
附錄B ASCII碼字符表
附錄C SeaMCU5.O單片機(jī)綜合仿真實(shí)驗(yàn)系統(tǒng)
附錄D SeaMCU5.0單片機(jī)開發(fā)系統(tǒng)原理圖
參考文獻(xiàn)
IDETCO大學(xué)計(jì)劃簡(jiǎn)介
展開全部
書友推薦
- >
回憶愛瑪儂
- >
羅庸西南聯(lián)大授課錄
- >
煙與鏡
- >
朝聞道
- >
苦雨齋序跋文-周作人自編集
- >
中國(guó)歷史的瞬間
- >
中國(guó)人在烏蘇里邊疆區(qū):歷史與人類學(xué)概述
- >
伯納黛特,你要去哪(2021新版)
本類暢銷