EDA技術(shù)與應(yīng)用 版權(quán)信息
- ISBN:9787302635093
- 條形碼:9787302635093 ; 978-7-302-63509-3
- 裝幀:平裝-膠訂
- 冊數(shù):暫無
- 重量:暫無
- 所屬分類:>>
EDA技術(shù)與應(yīng)用 本書特色
EDA技術(shù)正朝著功能多樣化、體積小型化、功耗*低化的方向迅速發(fā)展,在電子信息、通信、自動控制及計算機應(yīng)用等領(lǐng)域的重要性日益突出。本書根據(jù)不斷發(fā)展的EDA技術(shù)以及編者多年的教學(xué)經(jīng)驗和工程實踐,吸取多方經(jīng)驗的基礎(chǔ)上編寫完成的。本書的編寫突出以下特點:
(1)內(nèi)容新穎、重點突出、講解精練、強化實踐,結(jié)合案例化教學(xué)的優(yōu)點,引入了大量的實例,盡量做到用理論指導(dǎo)電子設(shè)計實踐,用設(shè)計實例驗證理論技術(shù),實現(xiàn)了理論與實踐的有機結(jié)合。
(2)提供了13個基本實驗和10個綜合實訓(xùn)案例,有助于讀者進(jìn)一步掌握數(shù)字系統(tǒng)的EDA設(shè)計方法,為復(fù)雜系統(tǒng)的設(shè)計打下堅實的基礎(chǔ)。
EDA技術(shù)與應(yīng)用 內(nèi)容簡介
本書從教學(xué)和應(yīng)用的角度出發(fā),以培養(yǎng)學(xué)生的設(shè)計和應(yīng)用開發(fā)能力為主線,使學(xué)生比較全面地掌握實用EDA技術(shù)設(shè)計系統(tǒng)的方法,為今后從事相關(guān)領(lǐng)域打下良好的基礎(chǔ)。本書系統(tǒng)地介紹了EDA技術(shù)概述、硬件描述語言VHDL、可編程邏輯器件、實驗開發(fā)系統(tǒng)、EDA技術(shù)實驗和工程中典型的綜合設(shè)計實例。本書取材廣泛,內(nèi)容簡潔明快、引入大量典型實例。實例從難度上分為驗證性、設(shè)計性和綜合性三種類型,更好地幫助學(xué)習(xí)者分層次使用和掌握EDA技術(shù)。本書可作為本專科高等院校電子、自動化、通信、測控、電氣工程和計算機等相關(guān)專業(yè)的教材或教師參考書。
EDA技術(shù)與應(yīng)用 目錄
第1章EDA技術(shù)概述
1.1EDA技術(shù)的概念及其發(fā)展
1.1.1EDA技術(shù)的概念
1.1.2EDA技術(shù)的發(fā)展史
1.1.3EDA技術(shù)的發(fā)展趨勢
1.2EDA技術(shù)的知識體系
1.3EDA技術(shù)的特點
1.3.1EDA技術(shù)的設(shè)計方法
1.3.2EDA技術(shù)的開發(fā)流程
1.4EDA技術(shù)的應(yīng)用
習(xí)題1
第2章VHDL設(shè)計基礎(chǔ)
2.1VHDL概述
2.1.1常用硬件描述語言
2.1.2VHDL的概況
2.1.3VHDL的特點
2.2VHDL程序基本結(jié)構(gòu)
2.2.1VHDL程序框架
2.2.2VHDL程序設(shè)計約定
2.2.3實體
2.2.4結(jié)構(gòu)體
2.2.5庫
2.2.6程序包
2.2.7配置
2.3VHDL語言要素
2.3.1VHDL的文字規(guī)則
2.3.2VHDL數(shù)據(jù)對象
2.3.3VHDL數(shù)據(jù)類型
2.3.4VHDL運算操作符
2.4VHDL順序語句
2.4.1賦值語句
2.4.2轉(zhuǎn)向控制語句
2.4.3等待語句
2.4.4空操作語句
2.4.5斷言語句
2.4.6子程序調(diào)用語句
2.4.7返回語句
2.5VHDL并行語句
2.5.1進(jìn)程語句
2.5.2塊語句
2.5.3并行信號賦值語句
2.5.4元件例化語句
2.5.5生成語句
2.6VHDL的屬性描述語句
2.6.1數(shù)組的常用屬性
2.6.2數(shù)據(jù)類型的常用屬性
2.6.3信號屬性函數(shù)
2.7VHDL語言的描述風(fēng)格
2.7.1行為描述
2.7.2數(shù)據(jù)流描述
2.7.3結(jié)構(gòu)描述
習(xí)題2
第3章用VHDL程序?qū)崿F(xiàn)常用邏輯電路
3.1組合邏輯電路設(shè)計
3.1.1基本門電路
3.1.2譯碼器
3.1.3編碼器
3.1.47段碼譯碼器
3.1.5數(shù)據(jù)選擇器
3.1.6數(shù)值比較器
3.1.7算術(shù)運算電路
3.1.8三態(tài)門及總線緩沖器
3.2時序邏輯電路設(shè)計
3.2.1觸發(fā)器
3.2.2鎖存器
3.2.3寄存器和移位寄存器
3.2.4計數(shù)器
3.2.5分頻器
3.2.6序列發(fā)生器和檢測器
3.3存儲器設(shè)計
3.3.1只讀存儲器(ROM)
3.3.2隨機存儲器(RAM)
3.4狀態(tài)機設(shè)計
3.4.1Moore型狀態(tài)機
3.4.2Mealy型狀態(tài)機
習(xí)題3
第4章大規(guī)模可編程邏輯器件
4.1可編程邏輯器件概述
4.1.1PLD的概念
4.1.2PLD的發(fā)展歷程
4.1.3PLD的分類
4.2簡單可編程邏輯器件(SPLD)
4.2.1PROM
4.2.2PLA
4.2.3PAL
4.2.4GAL
4.3復(fù)雜可編程邏輯器件(CPLD)
4.3.1CPLD基本結(jié)構(gòu)
4.3.2CPLD工作原理
4.4現(xiàn)場可編程門陣列(FPGA)
4.4.1FPGA基本結(jié)構(gòu)
4.4.2FPGA工作原理
4.4.3FPGA的配置
4.5CPLD/FPGA的比較與選擇
4.5.1CPLD/FPGA的性能比較
4.5.2CPLD/FPGA的開發(fā)應(yīng)用選擇
習(xí)題4
第5章EDA實驗開發(fā)系統(tǒng)及應(yīng)用
5.1GW48型EDA實驗開發(fā)系統(tǒng)簡介
5.1.1系統(tǒng)使用注意事項
5.1.2硬件符號功能說明
5.1.3開發(fā)系統(tǒng)的電路結(jié)構(gòu)
5.2QuartusⅡ軟件的安裝
5.2.1系統(tǒng)要求
5.2.2安裝步驟
5.2.3安裝許可證
5.3QuartusⅡ的基本操作流程
5.3.1QuartusⅡ的原理圖編輯輸入法
5.3.2QuartusⅡ的文本編輯輸入法
5.3.3QuartusⅡ的層次化設(shè)計方法
習(xí)題5
第6章EDA技術(shù)實驗
6.1EDA軟件的熟悉與使用
6.28位全加器的設(shè)計
6.3組合邏輯電路設(shè)計
6.4計數(shù)器的設(shè)計
6.5觸發(fā)器功能的模擬實現(xiàn)
6.67段數(shù)碼顯示譯碼器設(shè)計
6.7數(shù)控分頻器的設(shè)計
6.88位數(shù)碼掃描顯示電路設(shè)計
6.9正負(fù)脈寬數(shù)控調(diào)制信號發(fā)生器的設(shè)計
6.106位十進(jìn)制數(shù)字頻率計及設(shè)計
6.11DA接口電路與波形發(fā)生器設(shè)計
6.12VGA顯示器彩條信號發(fā)生器設(shè)計
6.13音樂發(fā)生器的設(shè)計
第7章EDA技術(shù)綜合應(yīng)用
7.18位乘法器的設(shè)計
7.2交通信號燈的設(shè)計
7.3數(shù)字秒表的設(shè)計
7.4序列檢測器的設(shè)計
7.5彩燈控制器設(shè)計
7.6數(shù)字鐘的設(shè)計
7.7電子搶答器的設(shè)計
7.8電梯控制系統(tǒng)的設(shè)計
7.9出租車計費控制系統(tǒng)的設(shè)計
7.10數(shù)字波形產(chǎn)生器設(shè)計
參考文獻(xiàn)
展開全部
EDA技術(shù)與應(yīng)用 作者簡介
周振超,遼寧科技學(xué)院自動化教研室主任,一直擔(dān)任“EDA技術(shù)及應(yīng)用”“自動控制原理”的教學(xué),有豐富的教學(xué)及實踐經(jīng)驗。編寫多部教材,擔(dān)任多部教材主編,并多次改版、重印。