-
>
全國計算機等級考試最新真考題庫模擬考場及詳解·二級MSOffice高級應用
-
>
決戰行測5000題(言語理解與表達)
-
>
軟件性能測試.分析與調優實踐之路
-
>
第一行代碼Android
-
>
JAVA持續交付
-
>
EXCEL最強教科書(完全版)(全彩印刷)
-
>
深度學習
基于Verilog HDL 的數字系統設計簡明教程——全部案例基于遠程云端平臺實現 版權信息
- ISBN:9787113285036
- 條形碼:9787113285036 ; 978-7-113-28503-6
- 裝幀:一般膠版紙
- 冊數:暫無
- 重量:暫無
- 所屬分類:>
基于Verilog HDL 的數字系統設計簡明教程——全部案例基于遠程云端平臺實現 內容簡介
本書根據課堂教學、實驗操作要求并通過遠程云端硬件實驗平臺呈現,以提高學生的實際工程設計能力為目的,深入淺出地介紹了基于VerilogHDL的數字系統設計。全書共分8章,分別是:EDA技術概述,VerilogHDL語言基礎,組合邏輯電路設計,時序邏輯電路設計,時序狀態機設計,存儲器設計,常用接口電路設計,復雜數字電路系統設計,附錄為遠程云端實驗平臺簡介。本書按照知識遞進、難度遞進的原則組織內容,通過大量完整的實例講解了基于遠程云端硬件實驗平臺的VerilogHDL數字系統設計的基本原理、概念和方法。本書主要面向高等院校應用型本科EDA技術和FPGA應用開發等課程,推薦作為電子、通信、自動化、電氣等學科專業與相關實踐指導課的授課教材或主要參考書,同時也可以作為參加電子設計競賽的高年級學生、從事數字電路設計的工程人員的自學參考書,還可作為智能硬件應用開發1+X證書項目不錯證書的培訓配套教材。
基于Verilog HDL 的數字系統設計簡明教程——全部案例基于遠程云端平臺實現 目錄
1.1 EDA技術及其發展
1.2 硬件描述語言
1.3 EDA設計工具
1.4 可編程邏輯器件
小結
習顥
第2章 Verilog HDL語言基礎
2.1 程序結構
2.1.1 硬件描述語言簡介
2.1.2 Verilog 基本程序結構
2.2 基本語法
2.2.1 基本語法規則
2.2.2 常量及其表示
2.2.3 變量及其數據類型
2.2.4 表達式
2.2.5 運算符及其優先級
2.3 描述方式
2.3.1 結構化描述
2.3.2 數據流描述
2.3.3 行為描述
2.3.4 描述形式與電路建模
2.4 邏輯仿真
2.4.1 Testbench簡介
2.4.2 激勵信號
2.4.3 系統自定義函數和任務
小結
習題
第3章 組合邏輯電路設計
3.1 編碼器
3.1.1 普通編碼器
3.1.2 優先編碼器
3.2 譯碼器
3.2.1 二進制譯碼器
3.2.2 顯示譯碼器
3.3 數據選擇器
3.3.1 二選一數據選擇器
3.3.2 四選一數據選擇器
3.4 數據分配器
3.5 數值比較器
3.6 加法器
3.7 算術邏輯單元
小結
習題
第4章 時序邏輯電路設計
4.1 時序邏輯電路建模基礎
4.2 鎖存器和觸發器建模
4.2.1 D鎖存器
4.2.2 D觸發器
4.2.3 異步置位和復位D觸發器
4.2.4 同步置位和復位D觸發器
4.2.5 異步復位和同步置位JK觸發器
4.2.6 阻塞賦值和非阻塞賦值
4.3 寄存器建模
4.3.1 普通寄存器
4.3.2 移位寄存器
4.4 計數器建模
4.4.1 同步四位二進制加計數器
4.4.2 異步四位二進制加計數器
4.4.3 非二進制加計數器
4.4.4 參數化任意進制加計數器
4.4.5 分頻器
小結
習題
第5章 時序狀態機設計
5.1 有限狀態機
5.2 狀態機設計實例
小結
習題
第6章 存儲器設計
6.1 ROM設計
6.1.1 調用ROM IP核實現
6.1.2 ROM程序設計
6.2 RAM設計
6.2.1 調用RAM IP核實現
6.2.2 RAM程序設計
6.3 FIFO設計
6.3.1 調用FIFO IP核實現
6.3.2 FIFO程序設計
6.4 STACK程序設計
小結
習題
第7章 常用接口電路設計
7.1 LED顯示控制
7.2 數碼管顯示控制
7.3 蜂鳴器播放音樂
7.4 陣列鍵盤控制
7.5 按鍵脈沖信號產生
7.6 直流電動機控制
7.7 步進電動機控制
7.8 序列檢測器
7.9 LCD1602顯示控制
7.10 IIC總線存儲器控制
7.11 SPI總線存儲器控制
7.12 串行ADC控制
7.13 串行DAC控制
7.14 點陣顯示
小結
習題
第8章 復雜數字電路系統設計
8.1 簡易數字鐘設計
8.2 交通燈控制設計
8.3 密碼鎖設計
8.4 頻率計設計
8.5 信號發生器設計
8.6 實驗與設計
實驗8-1 含有異步清零、同步使能的十進制可逆計數器設計
實驗8-2 雙向移位寄存器設計
實驗8-3 數碼管動態掃描顯示電路設計
實驗8-4 鍵盤顯示電路設計
實驗8-5 出租車模擬計價器設計
實驗8-6 具有4種信號燈的交通燈控制器設計
實驗8-7 拔河游戲機設計
小結
習題
附錄A 遠程云端實驗平臺
A.1 遠程云端實驗平臺簡介
A.2 遠程云端實驗平臺登錄簡介
A.3 遠程云端實驗平臺器件簡介
A.3.1 基礎器件介紹
A.3.2 實物器件介紹
A.3.3 邏輯器件介紹
A.4 遠程云端實驗平臺硬件簡介
A.4.1 硬件平臺接口電路
A.4.2 硬件平臺引腳定義
A.5 遠程云端實驗開發流程簡介
附錄B 國家標準符號與書中符號對照表
參考文獻
基于Verilog HDL 的數字系統設計簡明教程——全部案例基于遠程云端平臺實現 作者簡介
趙科,男,大連交通大學電基礎教研中心書記,副教授,研究方向控制科學與控制工程。主要講授課程:電路原理、模擬電子技術、數字電子技術、電子設計自動化(EDA)。獲得過、“首屆中國東北地區高等學校青年教師電工學課程教學競賽”一等獎;“第二屆全國高等學校青年教師電子技術基礎、電子線路課程授課競賽初賽(東北賽區)”二等獎;“第一屆東北地區高校電工電子基礎課程實驗教學案例設計競賽”二等獎;“遼寧省第二十三屆教育教學信息化大賽”微課二等獎;“大連交通大學第十屆青年教師教學優秀獎”二等獎;“大連交通大學教學成果獎”二等獎;“第六屆全國電工電子基礎課程實驗教學案例設計競賽(鼎陽杯)”三等獎。主持省部級重點實驗室開放基金“網絡控制系統的控制策略與調度方法研究”;主持下一代互聯網技術創新項目“一種開放互聯的智能實驗室系統解決方案研究與實現”。
- >
羅庸西南聯大授課錄
- >
山海經
- >
我從未如此眷戀人間
- >
龍榆生:詞曲概論/大家小書
- >
我與地壇
- >
企鵝口袋書系列·偉大的思想20:論自然選擇(英漢雙語)
- >
名家帶你讀魯迅:朝花夕拾
- >
名家帶你讀魯迅:故事新編