數(shù)字電子技術(shù)基礎(chǔ) 版權(quán)信息
- ISBN:9787302593508
- 條形碼:9787302593508 ; 978-7-302-59350-8
- 裝幀:70g膠版紙
- 冊(cè)數(shù):暫無(wú)
- 重量:暫無(wú)
- 所屬分類:>>
數(shù)字電子技術(shù)基礎(chǔ) 本書(shū)特色
數(shù)字電子技術(shù)包括數(shù)字邏輯的基本理論、基本數(shù)字邏輯電路的原理及應(yīng)用、信號(hào)產(chǎn)生及數(shù)模相互轉(zhuǎn)換、仿真與EDA技術(shù)簡(jiǎn)介等內(nèi)容。
注重?cái)?shù)字邏輯基本理論和基本方法的同時(shí),強(qiáng)化邏輯電路的分析和應(yīng)用。
數(shù)字電子技術(shù)基礎(chǔ) 內(nèi)容簡(jiǎn)介
《數(shù)字電子技術(shù)基礎(chǔ)》共12章,分別介紹了數(shù)制和碼制、邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、脈沖波形發(fā)生與整形電路、數(shù)/模轉(zhuǎn)換和模/數(shù)轉(zhuǎn)換、Multisim仿真軟件簡(jiǎn)介及硬件描述語(yǔ)言簡(jiǎn)介。本書(shū)面向應(yīng)用型、復(fù)合型、創(chuàng)新型人才培養(yǎng),注重?cái)?shù)字邏輯基本理論和基本方法的同時(shí),著力強(qiáng)化邏輯電路的分析和應(yīng)用。
數(shù)字電子技術(shù)基礎(chǔ) 目錄
目錄
第1章數(shù)制和碼制
1.1概述
1.2十進(jìn)制和二進(jìn)制
1.2.1十進(jìn)制
1.2.2二進(jìn)制
1.2.3十進(jìn)制數(shù)與二進(jìn)制數(shù)的相互轉(zhuǎn)換
1.3二進(jìn)制算術(shù)運(yùn)算
1.4反碼、補(bǔ)碼和補(bǔ)碼運(yùn)算
1.5八進(jìn)制和十六進(jìn)制
1.5.1八進(jìn)制
1.5.2十六進(jìn)制
1.5.3八進(jìn)制數(shù)、十六進(jìn)制數(shù)與二進(jìn)制數(shù)、十進(jìn)制數(shù)之間的轉(zhuǎn)換
1.6數(shù)字編碼
1.6.1二十進(jìn)制編碼
1.6.2格雷碼
1.6.3美國(guó)信息交換標(biāo)準(zhǔn)代碼
1.7誤碼檢測(cè)
習(xí)題
第2章邏輯代數(shù)基礎(chǔ)
2.1概述
2.2基本邏輯運(yùn)算
2.2.13種基本邏輯運(yùn)算
2.2.2常用復(fù)合邏輯運(yùn)算
2.3基本公式和常用公式
2.3.1基本公式
2.3.2若干常用公式
2.4基本定理
2.4.1代入定理
2.4.2反演定理
2.4.3對(duì)偶定理
2.5邏輯函數(shù)及其表示方法
2.5.1邏輯函數(shù)的定義
2.5.2邏輯函數(shù)的表示方法
2.6邏輯函數(shù)的標(biāo)準(zhǔn)形式
2.6.1邏輯函數(shù)式的基本形式
2.6.2邏輯函數(shù)的*小項(xiàng)之和形式
2.6.3邏輯函數(shù)的*大項(xiàng)之積形式
2.6.4邏輯函數(shù)形式的變換
2.7邏輯函數(shù)的化簡(jiǎn)方法
2.7.1公式化簡(jiǎn)法
2.7.2卡諾圖化簡(jiǎn)法
2.8具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)
2.8.1無(wú)關(guān)項(xiàng)的定義
2.8.2具有無(wú)關(guān)項(xiàng)邏輯函數(shù)的化簡(jiǎn)
習(xí)題
第3章邏輯門電路
3.1概述
3.2邏輯門電路的基本結(jié)構(gòu)和工作原理
3.2.1分立元件門電路
3.2.2TTL門電路
3.2.3CMOS門電路
3.3特別功能門電路
3.3.1三態(tài)輸出門
3.3.2集電極開(kāi)路門和漏極開(kāi)路門
3.3.3CMOS傳輸門
3.4集成門電路產(chǎn)品及性能參數(shù)
3.4.1TTL數(shù)字集成電路的產(chǎn)品系列
3.4.2CMOS數(shù)字集成電路的產(chǎn)品系列
3.4.3其他種類數(shù)字集成電路的產(chǎn)品系列
3.4.4邏輯器件的封裝
3.5集成門電路應(yīng)用
3.5.1集成門電路的正確使用
3.5.2不同類型集成門電路間的接口
習(xí)題
第4章組合邏輯電路
4.1概述
4.2組合邏輯電路的分析方法
4.3組合邏輯電路的設(shè)計(jì)方法
4.4若干常用的組合邏輯電路
4.4.1編碼器
4.4.2譯碼器
4.4.3數(shù)據(jù)選擇器
4.4.4加法器
4.4.5數(shù)值比較器
4.5組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
4.5.1競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的產(chǎn)生
4.5.2檢查競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的方法
4.5.3消除競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象的方法
習(xí)題
第5章觸發(fā)器
5.1概述
5.1.1觸發(fā)器的定義
5.1.2觸發(fā)器的分類
5.1.3觸發(fā)器的邏輯功能表示方法
5.2SR鎖存器
5.2.1SR鎖存器的電路結(jié)構(gòu)
5.2.2SR鎖存器的工作原理
5.2.3SR鎖存器的動(dòng)作特點(diǎn)
5.3電平觸發(fā)器
5.3.1電平觸發(fā)器的電路結(jié)構(gòu)
5.3.2電平SR觸發(fā)器的工作原理
5.3.3電平觸發(fā)方式的動(dòng)作特點(diǎn)
5.4脈沖觸發(fā)器
5.4.1脈沖觸發(fā)器的電路結(jié)構(gòu)
5.4.2主從SR觸發(fā)器的工作原理
5.4.3主從JK觸發(fā)器的電路結(jié)構(gòu)和工作原理
5.4.4脈沖觸發(fā)方式的動(dòng)作特點(diǎn)
5.5邊沿觸發(fā)器
5.5.1邊沿觸發(fā)器的電路結(jié)構(gòu)和工作原理
5.5.2邊沿觸發(fā)方式的動(dòng)作特點(diǎn)
5.6觸發(fā)器的邏輯功能
5.6.1D觸發(fā)器
5.6.2JK觸發(fā)器
5.6.3T觸發(fā)器
5.6.4T′觸發(fā)器
5.6.5SR觸發(fā)器
5.6.6觸發(fā)器的功能轉(zhuǎn)換
5.7常用觸發(fā)器芯片
習(xí)題
第6章時(shí)序邏輯電路
6.1概述
6.1.1時(shí)序邏輯電路的特點(diǎn)
6.1.2時(shí)序邏輯電路的分類
6.1.3時(shí)序邏輯電路的邏輯功能表示方法
6.2時(shí)序邏輯電路的分析方法
6.2.1同步時(shí)序邏輯電路的分析方法
6.2.2異步時(shí)序邏輯電路的分析方法
6.3寄存器
6.3.1并行寄存器
6.3.2移位寄存器
6.4計(jì)數(shù)器
6.4.1同步計(jì)數(shù)器
6.4.2異步計(jì)數(shù)器
6.4.3任意進(jìn)制計(jì)數(shù)器
6.5順序脈沖發(fā)生器
6.6序列信號(hào)發(fā)生器
6.7同步時(shí)序邏輯電路
6.7.1同步時(shí)序邏輯電路的設(shè)計(jì)方法
6.7.2設(shè)計(jì)舉例
習(xí)題
第7章半導(dǎo)體存儲(chǔ)器
7.1概述
7.2ROM
7.2.1ROM的基本結(jié)構(gòu)
7.2.2ROM的類型
7.3RAM
7.3.1SRAM
7.3.2DRAM
7.4存儲(chǔ)器的應(yīng)用
7.4.1存儲(chǔ)器容量的擴(kuò)展
7.4.2用存儲(chǔ)器實(shí)現(xiàn)組合邏輯函數(shù)
習(xí)題
第8章可編程邏輯器件
8.1概述
8.2早期PLD原理
8.2.1PLD的表示方法
8.2.2PLA
8.2.3PAL
8.2.4GAL
8.3CPLD
8.4FPGA
8.4.1查找表邏輯結(jié)構(gòu)
8.4.2FPGA的結(jié)構(gòu)和工作原理
習(xí)題
第9章脈沖波形發(fā)生與整形電路
9.1概述
9.2施密特觸發(fā)器及其應(yīng)用
9.2.1施密特觸發(fā)器的組成和原理
9.2.2施密特觸發(fā)器的應(yīng)用
9.3單穩(wěn)態(tài)觸發(fā)器
9.3.1門電路組成的單穩(wěn)態(tài)觸發(fā)器
9.3.2集成單穩(wěn)態(tài)觸發(fā)器
9.4多諧振蕩器
9.4.1門電路組成的多諧振蕩器
9.4.2由施密特觸發(fā)器構(gòu)成多諧振蕩器
9.4.3石英晶體多諧振蕩器
9.5555定時(shí)器電路結(jié)構(gòu)及其應(yīng)用
9.5.1555定時(shí)器
9.5.2由555定時(shí)器接成施密特觸發(fā)器
9.5.3由555定時(shí)器接成單穩(wěn)態(tài)觸發(fā)器
9.5.4由555定時(shí)器接成多諧振蕩器
習(xí)題
第10章數(shù)/模轉(zhuǎn)換和模/數(shù)轉(zhuǎn)換
10.1概述
10.2DAC
10.2.1DAC的原理和結(jié)構(gòu)
10.2.2DAC的主要技術(shù)參數(shù)
10.2.3集成DAC芯片介紹及使用
10.3ADC
10.3.1ADC的原理和結(jié)構(gòu)
10.3.2ADC的主要技術(shù)參數(shù)
10.3.3集成ADC芯片介紹及使用
習(xí)題
第11章Multisim仿真軟件簡(jiǎn)介
11.1概述
11.2Multisim軟件的基本操作
11.2.1建立設(shè)計(jì)文件并設(shè)置電路繪制界面
11.2.2選取、放置元件和儀器
11.2.3繪制電路
11.2.4設(shè)置元件和儀器參數(shù)
11.2.5運(yùn)行仿真并分析結(jié)果
11.3仿真分析示例
11.3.1邏輯函數(shù)化簡(jiǎn)與變換
11.3.2組合邏輯電路仿真分析
11.3.3時(shí)序邏輯電路仿真分析
習(xí)題
第12章硬件描述語(yǔ)言簡(jiǎn)介
12.1概述
12.2Verilog HDL簡(jiǎn)介
12.2.1基本程序結(jié)構(gòu)
12.2.2組合邏輯設(shè)計(jì)實(shí)例
12.2.3時(shí)序邏輯設(shè)計(jì)實(shí)例
12.3VHDL簡(jiǎn)介
12.3.1基本程序結(jié)構(gòu)
12.3.2組合邏輯設(shè)計(jì)實(shí)例
12.3.3時(shí)序邏輯設(shè)計(jì)實(shí)例
習(xí)題
參考文獻(xiàn)
展開(kāi)全部
數(shù)字電子技術(shù)基礎(chǔ) 作者簡(jiǎn)介
教育經(jīng)歷:2009-2013 天津大學(xué) 電磁場(chǎng)與微波技術(shù) 博士2007-2009 天津大學(xué) 通信與信息系統(tǒng) 碩士2000-2004 南開(kāi)大學(xué) 電子信息科學(xué)與技術(shù) 學(xué)士工作經(jīng)歷:2004至今 南開(kāi)大學(xué)濱海學(xué)院 教師近五年第一作者發(fā)表文章:1.The Terminal Design of the Energy Self-Sufficiency Internet of Things,2011.05,CASE2011,EI2.Design of Low-Power Active RFID Tag in UHF Band,2011.05,CASE2011,EI3.一種低噪放多級(jí)匹配網(wǎng)絡(luò)的設(shè)計(jì)與仿真,2012.06,微波學(xué)報(bào),CSCD核心4.基于RSSI測(cè)距修正的有源RFID室內(nèi)定位系統(tǒng),2013.04,南開(kāi)大學(xué)學(xué)報(bào):自然科學(xué)版,CSCD核心5.Active RFID Indoor Location System Based on RSSI Ranging Correction,2013.03, Advanced Materials Research,EI編寫教材:1.模擬電子技術(shù)基礎(chǔ)實(shí)驗(yàn)教程,2009年