中圖價(jià):¥36.3
加入購物車
微型計(jì)算機(jī)原理與應(yīng)用 版權(quán)信息
- ISBN:9787560659565
- 條形碼:9787560659565 ; 978-7-5606-5956-5
- 裝幀:一般膠版紙
- 冊數(shù):暫無
- 重量:暫無
- 所屬分類:>
微型計(jì)算機(jī)原理與應(yīng)用 內(nèi)容簡介
本書主要以Intel公司生產(chǎn)的8086微處理器家族各成員組成的IBM PC系列微型機(jī)為例, 介紹了微型計(jì)算機(jī)組成原理、匯編語言程序設(shè)計(jì)和輸入/輸出接口技術(shù)等內(nèi)容。全書共11章, 包括緒論、80x86系統(tǒng)結(jié)構(gòu)、微型計(jì)算機(jī)指令系統(tǒng)、匯編語言程序設(shè)計(jì)、存儲(chǔ)器、輸入/輸出接口技術(shù)、中斷技術(shù)、可編程計(jì)數(shù)器/定時(shí)器8253及其應(yīng)用、并行與串行通信接口技術(shù)、模/數(shù)和數(shù)/模轉(zhuǎn)換、總線技術(shù)等。每章末均附有習(xí)題, 便于讀者鞏固所學(xué)內(nèi)容。
微型計(jì)算機(jī)原理與應(yīng)用 目錄
第1章 緒 論 1
1.1 微型計(jì)算機(jī)系統(tǒng) 1
1.1.1 計(jì)算機(jī)的基本結(jié)構(gòu) 1
1.1.2 微型計(jì)算機(jī)的硬件系統(tǒng)組成 2
1.1.3 微型計(jì)算機(jī)的軟件系統(tǒng)組成 3
1.1.4 微型計(jì)算機(jī)的工作過程 4
1.2 計(jì)算機(jī)中的數(shù)制及編碼 4
1.2.1 數(shù)與數(shù)制 4
1.2.2 數(shù)值數(shù)據(jù)的編碼及運(yùn)算 10
1.2.3 非數(shù)值數(shù)據(jù)的二進(jìn)制編碼 17
1.3 微型計(jì)算機(jī)的主要性能指標(biāo)和應(yīng)用 20
1.3.1 微型計(jì)算機(jī)的主要性能指標(biāo) 20
1.3.2 微型計(jì)算機(jī)的應(yīng)用 22
1.4 微型計(jì)算機(jī)的發(fā)展 23
1.4.1 計(jì)算機(jī)的發(fā)展概況 23
1.4.2 微型計(jì)算機(jī)的發(fā)展概況 23
1.4.3 微型計(jì)算機(jī)的發(fā)展特點(diǎn)與分類 27
小結(jié) 28
習(xí)題 28
第2章 80x86系統(tǒng)結(jié)構(gòu) 30
2.1 8086 CPU編程結(jié)構(gòu) 30
2.1.1 8086 CPU的編程結(jié)構(gòu) 30
2.1.2 寄存器結(jié)構(gòu) 33
2.2 8086 CPU的工作模式和引腳功能 36
2.2.1 8086 CPU的工作模式 36
2.2.2 8086 CPU的引腳功能 37
2.2.3 8088與8086 CPU的區(qū)別 41
2.3 8086存儲(chǔ)器和I/O端口 42
2.3.1 8086存儲(chǔ)器地址的分段 42
2.3.2 8086存儲(chǔ)器的分體結(jié)構(gòu) 43
2.3.3 8086的I/O端口 45
2.4 8086微型計(jì)算機(jī)系統(tǒng)配置與
??總線操作 45
2.4.1 *小模式系統(tǒng) 45
2.4.2 *大模式系統(tǒng) 47
2.4.3 8086 CPU時(shí)序 49
2.5 高檔微處理器 53
2.5.1 80386微處理器 53
2.5.2 80486微處理器 54
2.5.3 Pentium系列微處理器 61
小結(jié) 66
習(xí)題 66
第3章 微型計(jì)算機(jī)指令系統(tǒng) 68
3.1 概述 68
3.1.1 指令與指令系統(tǒng) 68
3.1.2 指令格式 68
3.2 尋址方式 69
3.3 8086的指令系統(tǒng) 75
3.3.1 數(shù)據(jù)傳送指令 75
3.3.2 算術(shù)運(yùn)算指令 81
3.3.3 邏輯運(yùn)算和移位指令 89
3.3.4 字符串處理指令 94
3.3.5 控制轉(zhuǎn)移指令 96
3.3.6 處理器控制指令 104
3.4 80x86和Pentium CPU擴(kuò)充及
增加的指令 106
3.4.1 32位的尋址方式 106
3.4.2 數(shù)據(jù)傳送指令 107
3.4.3 算術(shù)運(yùn)算指令 109
3.4.4 邏輯運(yùn)算和移位指令 110
3.4.5 串操作指令 111
3.4.6 控制轉(zhuǎn)移指令 112
3.4.7 處理器控制指令 112
小結(jié) 113
習(xí)題 114
第4章 匯編語言程序設(shè)計(jì) 118
4.1 概述 118
4.1.1 機(jī)器語言和匯編語言 118
4.1.2 匯編語言程序的分段結(jié)構(gòu) 119
4.2 匯編語言的語句格式 120
4.2.1 指令性語句和偽指令性語句 120
4.2.2 匯編語言數(shù)據(jù) 121
4.2.3 運(yùn)算符與表達(dá)式 122
4.3 偽指令語句 128
4.3.1 數(shù)據(jù)定義偽指令 128
4.3.2 符號(hào)定義偽指令 130
4.3.3 段定義偽指令 131
4.3.4 段分配偽指令(ASSUME) 132
4.3.5 簡化段定義語句 132
4.3.6 過程定義偽指令 134
4.3.7 程序開始和結(jié)束語句 136
4.3.8 其他偽指令 136
4.4 DOS和BIOS功能調(diào)用 137
4.4.1 概述 137
4.4.2 DOS功能調(diào)用 138
4.4.3 BIOS功能調(diào)用 140
4.5 匯編語言程序設(shè)計(jì) 141
4.5.1 匯編語言程序設(shè)計(jì)的基本過程 141
4.5.2 順序程序設(shè)計(jì) 141
4.5.3 分支程序設(shè)計(jì) 143
4.5.4 循環(huán)程序設(shè)計(jì) 147
4.5.5 子程序設(shè)計(jì)及調(diào)用 151
4.6 宏指令 154
4.6.1 宏指令、宏定義、宏調(diào)用和
宏展開 154
4.6.2 宏定義中的標(biāo)號(hào)和變量 156
4.6.3 宏指令與子程序 157
小結(jié) 158
習(xí)題 158
第5章 存儲(chǔ)器 161
5.1 概述 161
5.1.1 存儲(chǔ)器的一般概念和分類 161
5.1.2 半導(dǎo)體存儲(chǔ)器的分類 162
5.1.3 半導(dǎo)體存儲(chǔ)器芯片的一般結(jié)構(gòu) 164
5.1.4 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo) 166
5.2 隨機(jī)存取存儲(chǔ)器(RAM) 168
5.2.1 靜態(tài)RAM 168
5.2.2 動(dòng)態(tài)RAM 172
5.3 只讀存儲(chǔ)器(ROM) 176
5.3.1 掩模ROM(MROM) 176
5.3.2 可編程ROM(PROM) 177
5.3.3 可擦除可編程ROM(EPROM) 178
5.3.4 電可擦除可編程ROM(EEPROM) 181
5.3.5 Flash存儲(chǔ)器(Flash Memory) 183
5.4 存儲(chǔ)器與CPU接口的基本技術(shù) 184
5.4.1 存儲(chǔ)器接口設(shè)計(jì)應(yīng)考慮的問題 184
5.4.2 存儲(chǔ)器的擴(kuò)展技術(shù) 185
5.4.3 存儲(chǔ)器芯片的地址分配和片選 188
5.4.4 PC系列微型計(jì)算機(jī)的
存儲(chǔ)器接口 189
5.5 高速緩沖存儲(chǔ)器與半導(dǎo)體
??存儲(chǔ)器新技術(shù) 190
5.5.1 Cache的工作原理 190
5.5.2 Cache的地址映射 192
5.5.3 Cache的置換算法 193
5.5.4 高檔機(jī)Cache 結(jié)構(gòu)簡介 194
5.5.5 半導(dǎo)體存儲(chǔ)器新技術(shù) 195
小結(jié) 197
習(xí)題 197
第6章 輸入/輸出接口技術(shù) 199
6.1 概述 199
6.1.1 輸入/輸出系統(tǒng) 199
6.1.2 I/O接口的主要功能 199
6.1.3 I/O接口的分類 200
6.1.4 I/O接口的組成 201
6.1.5 8086/8088的輸入/輸出指令 201
6.2 I/O端口的編址方式 202
6.3 輸入/輸出的基本方式及基本模式 203
6.3.1 無條件傳送方式 204
6.3.2 查詢傳送方式 205
6.3.3 中斷傳送方式 206
6.3.4 DMA傳送方式 207
6.4 常用芯片的接口技術(shù) 209
6.4.1 I/O地址譯碼及譯碼電路 209
6.4.2 系統(tǒng)總線驅(qū)動(dòng)及控制 209
6.4.3 I/O定時(shí)與協(xié)調(diào) 209
6.4.4 典型例題 210
小結(jié) 213
習(xí)題 214
第7章 中斷技術(shù) 215
7.1 8086/8088中斷系統(tǒng) 215
7.1.1 8086/8088的中斷類型 215
7.1.2 8086/8088的中斷響應(yīng)過程 216
7.1.3 8086/8088的中斷系統(tǒng) 219
7.1.4 8086/8088的中斷向量表 220
7.2 可編程中斷控制器8259A 221
7.2.1 8259A的內(nèi)部結(jié)構(gòu)和引腳 221
7.2.2 8259A的中斷過程 224
7.2.3 8259A的工作方式 225
7.2.4 8259A的編程及使用 228
7.3 8259A在IBM PC系列機(jī)上的應(yīng)用 238
7.3.1 8259A在IBM PC/XT中的應(yīng)用 238
7.3.2 8259A在PC/AT中的應(yīng)用 239
小結(jié) 240
習(xí)題 241
第8章 可編程定時(shí)器/計(jì)數(shù)器
8253及其應(yīng)用 243
8.1 定時(shí)與計(jì)數(shù) 243
8.2 8253的結(jié)構(gòu)及引腳 244
8.2.1 8253的內(nèi)部結(jié)構(gòu) 244
8.2.2 8253的外部引腳 247
8.3 8253的初始化編程步驟及工作方式 248
8.3.1 8253的初始化編程步驟 248
8.3.2 8253的工作方式 249
8.4 8253的應(yīng)用舉例 259
8.4.1 8253的編程 260
8.4.2 8253的應(yīng)用 260
小結(jié) 265
習(xí)題 265
第9章 并行與串行通信接口技術(shù) 267
9.1 可編程并行接口芯片8255A 267
9.1.1 8255A的內(nèi)部結(jié)構(gòu)和功能 267
9.1.2 8255A的工作方式 269
9.1.3 8255A的控制字及狀態(tài)字 275
9.2 8255A的應(yīng)用舉例 277
9.2.1 鍵盤接口 277
9.2.2 LED數(shù)碼管接口 282
9.2.3 并行打印機(jī)接口 287
9.3 串行通信 289
9.4 可編程串行通信接口芯片8251A 292
9.4.1 8251A的內(nèi)部結(jié)構(gòu)和外部引腳 292
9.4.2 8251A的控制字 298
9.4.3 8251A編程舉例 301
小結(jié) 303
習(xí)題 303
第10章 模/數(shù)和數(shù)/模轉(zhuǎn)換 305
10.1 概述 305
10.2 D/A轉(zhuǎn)換器 306
10.2.1 D/A轉(zhuǎn)換器的工作原理 306
10.2.2 D/A轉(zhuǎn)換器的主要性能指標(biāo) 307
10.2.3 D/A轉(zhuǎn)換器芯片與
???微處理器的接口 309
10.3 A/D轉(zhuǎn)換器 314
10.3.1 A/D轉(zhuǎn)換器的工作原理 315
10.3.2 A/D轉(zhuǎn)換器的主要性能指標(biāo) 317
10.3.3 A/D轉(zhuǎn)換器芯片與
???微處理器的接口 318
小結(jié) 323
習(xí)題 323
第11章 總線技術(shù) 325
11.1 概述 325
11.1.1 總線、總線標(biāo)準(zhǔn)及
???主要性能指標(biāo) 325
11.1.2 總線的分類和構(gòu)成 326
11.1.3 總線的數(shù)據(jù)傳輸及
???總線結(jié)構(gòu)的優(yōu)點(diǎn) 327
11.2 IBM PC總線 328
11.3 ISA和EISA總線 329
11.3.1 ISA總線 329
11.3.2 EISA總線 332
11.4 PCI總線 332
11.4.1 PCI總線的特點(diǎn)及信號(hào)定義 333
11.4.2 PCI總線協(xié)議 336
11.4.3 PCI的數(shù)據(jù)傳輸 337
小結(jié) 338
習(xí)題 339
參考文獻(xiàn) 340
展開全部
書友推薦
- >
大紅狗在馬戲團(tuán)-大紅狗克里弗-助人
- >
唐代進(jìn)士錄
- >
姑媽的寶刀
- >
羅曼·羅蘭讀書隨筆-精裝
- >
隨園食單
- >
經(jīng)典常談
- >
中國歷史的瞬間
- >
小考拉的故事-套裝共3冊
本類暢銷