中图网(原中国图书网):网上书店,尾货特色书店,30万种特价书低至2折!

歡迎光臨中圖網 請 | 注冊
> >>
Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理

包郵 Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理

作者:何賓編著
出版社:電子工業出版社出版時間:2019-06-01
開本: 26cm 頁數: 16,598頁
中 圖 價:¥73.0(4.9折) 定價  ¥149.0 登錄后可看到會員價
加入購物車 收藏
開年大促, 全場包郵
?新疆、西藏除外
溫馨提示:5折以下圖書主要為出版社尾貨,大部分為全新(有塑封/無塑封),個別圖書品相8-9成新、切口
有劃線標記、光盤等附件不全詳細品相說明>>
本類五星書更多>

Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理 版權信息

Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理 本書特色

本書以Xilinx公司的Vivado 2018集成開發環境作為復雜數字系統設計的平臺,以基礎的數字邏輯和數字電路知識為起點,以Xilinx 7系列可編程邏輯器件和Verilog HDL為載體,詳細介紹了數字系統中基本邏輯單元RTL描述方法。在此基礎上,實現了復雜數字系統設計、數模混合系統設計和基于Cortex-M1處理器軟核的片上嵌入式系統設計。全書共10章,內容主要包括數字邏輯基礎、數字邏輯電路、可編程邏輯器件原理、Vivado集成開發環境設計流程、Verilog HDL語言規范、基本數字邏輯單元Verilog HDL描述、復雜數字系統設計和實現、數模混合系統設計、片上嵌入式系統的構建和實現,以及圖像采集、處理系統的構建和實現。本書適合于需要系統掌握Verilog HDL和Vivado集成開發環境基本設計流程的初學者,同時也適用于需要掌握ARM嵌入式系統軟件和硬件設計方法的嵌入式開發工程師。

Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理 內容簡介

本書以Xilinx公司的Vivado 2018集成開發環境作為復雜數字系統設計的平臺, 以基礎的數字邏輯和數字電路知識為起點, 以Xilinx 7系列可編程邏輯器件和Verilog HDL為載體, 詳細介紹了數字系統中基本邏輯單元RTL描述方法。在此基礎上, 實現了復雜數字系統設計、數模混合系統設計和基于Cortex-M1處理器軟核的片上嵌入式系統設計。全書共10章, 內容主要包括數字邏輯基礎、數字邏輯電路、可編程邏輯器件原理、Vivado集成開發環境設計流程、Verilog HDL語言規范、基本數字邏輯單元Verilog HDL描述、復雜數字系統設計和實現、數模混合系統設計、片上嵌入式系統的構建和實現, 以及圖像采集、處理系統的構建和實現。

Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理 目錄

第1章 數字邏輯基礎
1.1 數字邏輯的發展史
1.2 SPICE仿真工具基礎
1.2.1 SPICE的分析功能
1.2.2 SPICE的分析流程
1.3開關系統
1.3.1 0和1的概念
1.3.2 開關系統的優勢
1.3.3 晶體管作為開關
1.3.4 半導體物理器件
1.3.5 半導體邏輯電路
1.3.6 邏輯電路符號
1.4 半導體數字集成電路
1.4.1 集成電路發展
1.4.2 集成電路構成
1.4.3 集成電路版圖
1.5 基本邏輯門及特性
1.5.1 基本邏輯門
1.5.2 基本邏輯門集成電路
1.5.3 邏輯門電路的傳輸特性
1.5.4 不同邏輯門的連接
1.6 邏輯代數理論
1.6.1 邏輯代數中運算關系
1.6.2 邏輯函數表達式
1.7 邏輯表達式的化簡
1.7.1 使用運算律化簡邏輯表達式
1.7.2 使用卡諾圖化簡邏輯表達式
1.7.3 不完全指定邏輯功能的化簡
1.7.4 輸入變量的卡諾圖表示
1.8 毛刺產生及消除
1.9 數字碼制表示和轉換
1.9.1 數字碼制表示
1.9.2 數字碼制轉換
第2章 數字邏輯電路
2.1 組合邏輯電路
2.1.1 編碼器
2.1.2 譯碼器
2.1.3 碼轉換器
2.1.4 多路選擇器
2.1.5 數字比較器
2.1.6 加法器
2.1.7 減法器
2.1.8 加法器/減法器
2.1.9 乘法器
2.2 時序邏輯電路
2.2.1 時序邏輯電路類型
2.2.2 時序邏輯電路特點
2.2.3 基本SR鎖存器
2.2.4 同步SR鎖存器
2.2.5 D鎖存器
2.2.6 D觸發器
2.2.7 其他觸發器
2.2.8 普通寄存器
2.2.9 移位寄存器
2.3 存儲器
2.3.1存儲器的分類
2.3.2存儲器工作原理
2.3.3易失性存儲器
2.3.4非易失性存儲器
2.4有限狀態機
2.4.1有限狀態機的原理
2.4.2狀態圖表示及實現
2.4.3三位計數器的設計與實現
第3章可編程邏輯器件原理
3.1可編程邏輯器件發展歷史
3.2可編程邏輯器件工藝
3.3可編程邏輯器件結構
3.3.1PROM結構
3.3.2PAL結構
3.3.3PLA結構
3.4復雜可編程邏輯器件結構
3.4.1功能塊
3.4.2宏單元
3.4.3快速連接開關陣列
3.4.4輸入/輸出塊
3.5現場可編程門陣列結構
3.5.1查找表結構原理
3.5.2可配置的邏輯塊
3.5.3時鐘管理資源
3.5.4塊存儲器資源
3.5.5互聯資源
3.5.6DSP切片
3.5.7輸入/輸出塊
3.5.8XADC模塊
3.6Xilinx 7系列FPGA產品
第4章Vivado集成開發環境設計流程
4.1Vivado集成開發環境
4.2創建新的設計工程
4.3創建并添加一個新的設計文件
4.4詳細描述
4.4.1詳細描述的原理
4.4.2詳細描述的實現過程
4.5設計行為級仿真
4.6設計綜合和分析
4.6.1綜合過程的關鍵問題
4.6.2執行設計綜合
4.6.3查看綜合報告
4.7約束文件對話框
4.7.1約束文件
4.7.2I/O規劃器的功能
4.7.3實現約束
4.8設計實現和分析
4.8.1設計實現原理
4.8.2設計實現及分析
4.9設計時序仿真
4.10生成并下載比特流文件
4.10.1FPGA配置原理
4.10.2生成比特流文件
4.10.3下載比特流文件
4.11生成并燒寫PROM文件
第5章Verilog HDL規范
5.1Verilog HDL發展
5.2Verilog HDL程序結構
5.2.1模塊聲明
5.2.2模塊端口定義
5.2.3邏輯功能定義
5.3Verilog HDL描述方式
5.3.1行為級描述
5.3.2數據流描述
5.3.3結構級描述
5.3.4開關級描述
5.4Verilog HDL要素
5.4.1注釋
5.4.2間隔符
5.4.3標識符
5.4.4關鍵字
5.4.5系統任務和函數
5.4.6編譯器指令
5.4.7運算符
5.4.8數字
5.4.9字符串
5.4.10屬性
5.5Verilog HDL數據類型
5.5.1值的集合
5.5.2網絡和變量
5.5.3向量
5.5.4強度
5.5.5隱含聲明
5.5.6網絡類型
5.5.7寄存器類型
5.5.8整型、實數型、時間型和實時時間
5.5.9數組
5.5.10參數
5.5.11Verilog HDL名字空間
5.6Verilog HDL表達式
5.6.1操作符
5.6.2操作數
5.6.3延遲表達式
5.6.4表達式的位寬
5.6.5有符號表達式
5.6.6分配和截斷
5.7Verilog HDL分配
5.7.1連續分配
5.7.2過程分配
5.8Verilog HDL門級和開關級描述
5.8.1門和開關聲明
5.8.2邏輯門
5.8.3輸出門
5.8.4三態門
5.8.5MOS開關
5.8.6雙向傳輸開關
5.8.7CMOS開關
5.8.8pull門
5.9Verilog HDL用戶自定義原語
5.9.1UDP定義
5.9.2組合電路UDP
5.9.3電平觸發的時序UDP
5.9.4邊沿觸發的時序UDP
5.9.5邊沿和電平觸發的混合行為
5.10Verilog HDL行為描述語句
5.10.1過程語句
5.10.2過程連續分配
5.10.3條件語句
5.10.4case語句
5.10.5循環語句
5.10.6過程時序控制
5.10.7語句塊
5.10.8結構化的過程
5.11Verilog HDL任務和函數
5.11.1任務和函數的區別
5.11.2定義和使能任務
5.11.3禁止命名的塊和任務
5.11.4聲明和調用函數
5.12Verilog HDL層次化結構
5.12.1模塊和模塊例化
5.12.2覆蓋模塊參數值
5.12.3端口
5.12.4生成結構
5.12.5層次化的名字
5.12.6向上名字引用
5.12.7范圍規則
5.13Verilog HDL設計配置
5.13.1配置格式
5.13.2庫
5.13.3配置例子
5.14Verilog HDL指定塊
5.14.1模塊路徑聲明
5.14.2為路徑分配延遲
5.14.3混合模塊路徑延遲和分布式延遲
5.14.4驅動布線邏輯
5.14.5脈沖過濾行為的控制
5.15Verilog HDL時序檢查
5.15.1使用一個穩定窗口檢查時序
5.15.2時鐘和控制信號的時序檢查
5.15.3邊沿控制標識符
5.15.4提示符:用戶定義對時序沖突的響應
5.15.5使能帶有條件的時序檢查
5.15.6時序檢查中的矢量信號
5.15.7負時序檢查
5.16Verilog HDL SDF逆向注解
5.16.1SDF注解器
5.16.2映射SDF結構到Verilog
5.16.3多個注解
5.16.4多個SDF文件
5.16.5脈沖限制注解
5.16.6SDF到Verilog延遲值映射
5.17Verilog HDL系統任務和函數
5.17.1顯示任務
5.17.2文件I/O任務和函數
5.17.3時間標度任務
5.17.4仿真控制任務
5.17.5隨機分析任務
5.17.6仿真時間函數
5.17.7轉換函數
5.17.8概率分布函數
5.17.9命令行輸入
5.17.10數學函數
5.18Verilog HDL的VCD文件
5.18.1Vivado創建四態VCD文件
5.18.2Verilog源創建四態VCD文件
5.18.3四態VCD文件格式
5.19Verilog HDL編譯器指令
5.19.1`celldefine和`endcelldefine
5.19.2`default_nettype
5.19.3`define和`undef
5.19.4`ifdef、 `else、 `elsif、 `endif、 `ifndef
5.19.5`include
5.19.6`resetall
5.19.7`line
5.19.8`timescale
5.19.9`unconnected_drive和`nounconnected_drive
5.19.10`pragma
5.19.11`begin_keywords和`end_keyword
5.20Verilog HDL(IEEE 1364—2005)關鍵字列表
第6章基本數字邏輯單元Verilog HDL描述
6.1組合邏輯電路Verilog HDL描述
6.1.1邏輯門Verilog HDL描述
6.1.2編碼器Verilog HDL描述
6.1.3譯碼器Verilog HDL描述
6.1.4多路選擇器Verilog HDL描述
6.1.5數字比較器Verilog HDL描述
6.1.6總線緩沖器Verilog HDL描述
6.2數據運算操作Verilog HDL描述
6.2.1加法操作Verilog HDL描述
6.2.2減法操作Verilog HDL描述
6.2.3乘法操作Verilog HDL描述
6.2.4除法操作Verilog HDL描述
6.2.5算術邏輯單元Verilog HDL描述
6.3時序邏輯電路Verilog HDL描述
6.3.1觸發器和鎖存器Verilog HDL描述
6.3.2計數器Verilog HDL描述
6.3.3移位寄存器Verilog HDL描述
6.3.4脈沖寬度調制Verilog HDL描述
6.4存儲器Verilog HDL描述
6.4.1ROM的Verilog HDL描述
6.4.2RAM的Verilog HDL描述
6.5有限自動狀態機Verilog HDL描述
6.5.1FSM設計原理
6.5.2FSM的應用——序列檢測器的實現
6.5.3FSM的應用——交通燈的實現
6.6算法狀態機Verilog HDL描述
6.6.1算法狀態機原理
6.6.2ASM到Verilog HDL的轉換
第7章復雜數字系統設計和實現
7.1設計所用外設的原理
7.1.1LED驅動原理
7.1.2開關驅動原理
7.1.37段數碼管驅動原理
7.1.4VGA顯示器原理
7.1.5通用異步接收發送器原理
7.2系統中各個模塊的功能
7.3創建新的設計工程
7.4Verilog HDL數字系統設計流程
7.4.1創建divclk1.v文件
7.4.2創建divclk2.v文件
7.4.3創建divclk3.v文件
7.4.4創建divclk4.v文件
7.4.5創建pwm_led.v文件
7.4.6創建counter4b.v文件
7.4.7創建seg7display.v文件
7.4.8創建uart.v文件
7.4.9創建顯示處理文件
7.4.10創建top.v文件
7.5添加XDC約束
7.6設計下載和驗證
第8章數模混合系統設計
8.1信號采集和處理的實現
8.1.1XADC模塊原理
8.1.2XADC原語
8.1.31602字符LCD模塊原理
8.1.4信號采集、處理和顯示的實現
8.2信號發生器的實現
8.2.1DAC工作原理
8.2.2函數信號產生原理
8.2.3設計實現
第9章片上嵌入式系統的構建和實現
9.1ARM AMBA規范
9.2Cortex-M1內部結構和功能
9.2.1處理器內核及寄存器組
9.2.2Cortex-M1存儲空間及映射
9.2.3系統控制寄存器
9.2.4內核存儲器接口
9.2.5嵌套向量中斷控制器
9.2.6總線主設備
9.2.7AHB-PPB
9.2.8調試
9.3Cortex-M1系統時鐘和復位
9.4Cortex-M1嵌入式系統硬件設計
9.4.1建立新的嵌入式設計工程
9.4.2定制7段數碼管IP核
9.4.3定制按鍵消抖IP核
9.4.4設置IP核路徑
9.4.5連接IP構建嵌入式系統硬件
9.4.6對塊設計進行預處理
9.5Cortex-M1指令系統
9.5.1Thumb指令集
9.5.2匯編語言格式
9.5.3寄存器訪問指令——MOVE
9.5.4寄存器訪問指令——LOAD
9.5.5存儲器訪問指令——STORE
9.5.6多個數據訪問指令
9.5.7堆棧訪問指令
9.5.8算術運算指令
9.5.9邏輯操
展開全部

Xilinx Vivado數字設計權威指南:從數字邏輯、Verilog HDL、嵌入式系統到圖像處理 作者簡介

知名的嵌入式和EDA技術專家,長期從事電子設計自動化方面的教學和科研工作,與全球多家知名的半導體廠商和EDA工具廠商密切合作。已經出版電子信息方面的著作共50余部,內容涵蓋電路仿真、電路設計、FPGA、數字信號處理、單片機、嵌入式系統、物聯網等。典型的代表作有《模擬電子系統設計指南(基礎篇):從半導體、分立元件到TI集成電路的分析與實現》、《模擬電子系統設計指南(實踐篇):從半導體、分立元件到TI集成電路的分析與實現》、《Xilinx Zynq-7000嵌入式系統設計與實現:基于ARM Cortex-A9雙核處理器和Vivado的設計方法》、《Altium Designer 17一體化設計標準教程-從仿真原理和PCB設計到單片機系統》、《STC8系列單片機開發指南:面向處理器、程序設計和操作系統的分析與應用》、《Xilinx FPGA數字信號處理系統設計指南:從HDL、Simulink到HLS的實現》、《可重構嵌入式系統設計與實現:基于Cypress PSoC4 BLE智能互聯平臺》等。

商品評論(0條)
暫無評論……
書友推薦
本類暢銷
編輯推薦
返回頂部
中圖網
在線客服
主站蜘蛛池模板: 定制异形重型钢格栅板/钢格板_定做踏步板/排水沟盖板_钢格栅板批发厂家-河北圣墨金属制品有限公司 | 蓝牙音频分析仪-多功能-四通道-八通道音频分析仪-东莞市奥普新音频技术有限公司 | 球磨机,节能球磨机价格,水泥球磨机厂家,粉煤灰球磨机-吉宏机械制造有限公司 | 衬氟止回阀_衬氟闸阀_衬氟三通球阀_衬四氟阀门_衬氟阀门厂-浙江利尔多阀门有限公司 | 佛山市钱丰金属不锈钢蜂窝板定制厂家|不锈钢装饰线条|不锈钢屏风| 电梯装饰板|不锈钢蜂窝板不锈钢工艺板材厂家佛山市钱丰金属制品有限公司 | 洛阳防爆合格证办理-洛阳防爆认证机构-洛阳申请国家防爆合格证-洛阳本安防爆认证代办-洛阳沪南抚防爆电气技术服务有限公司 | 广州监控安装公司_远程监控_安防弱电工程_无线wifi覆盖_泉威安防科技 | 大型果蔬切片机-水果冬瓜削皮机-洗菜机切菜机-肇庆市凤翔餐饮设备有限公司 | 全温恒温摇床-水浴气浴恒温摇床-光照恒温培养摇床-常州金坛精达仪器制造有限公司 | 济南玻璃安装_济南玻璃门_济南感应门_济南玻璃隔断_济南玻璃门维修_济南镜片安装_济南肯德基门_济南高隔间-济南凯轩鹏宇玻璃有限公司 | 智慧物联网行业一站式解决方案提供商-北京东成基业 | 外贸网站建设-外贸网站设计制作开发公司-外贸独立站建设【企术】 | 短信营销平台_短信群发平台_106短信发送平台-河南路尚 | 三效蒸发器_多效蒸发器价格_四效三效蒸发器厂家-青岛康景辉 | 制冷采购电子商务平台——制冷大市场 | 合肥角钢_合肥槽钢_安徽镀锌管厂家-昆瑟商贸有限公司 | 石英粉,滑石粉厂家,山东滑石粉-莱州市向阳滑石粉有限公司 | 北京自然绿环境科技发展有限公司专业生产【洗车机_加油站洗车机-全自动洗车机】 | 高光谱相机-近红外高光谱相机厂家-高光谱成像仪-SINESPEC 赛斯拜克 | 双相钢_双相不锈钢_双相钢圆钢棒_双相不锈钢报价「海新双相钢」 双能x射线骨密度检测仪_dxa骨密度仪_双能x线骨密度仪_品牌厂家【品源医疗】 | 合肥卓创建筑装饰,专业办公室装饰、商业空间装修与设计。 | 我爱古诗词_古诗词名句赏析学习平台 | 蓝莓施肥机,智能施肥机,自动施肥机,水肥一体化项目,水肥一体机厂家,小型施肥机,圣大节水,滴灌施工方案,山东圣大节水科技有限公司官网17864474793 | vr安全体验馆|交通安全|工地安全|禁毒|消防|安全教育体验馆|安全体验教室-贝森德(深圳)科技 | 欧美日韩国产一区二区三区不_久久久久国产精品无码不卡_亚洲欧洲美洲无码精品AV_精品一区美女视频_日韩黄色性爱一级视频_日本五十路人妻斩_国产99视频免费精品是看4_亚洲中文字幕无码一二三四区_国产小萍萍挤奶喷奶水_亚洲另类精品无码在线一区 | 大倾角皮带机-皮带输送机-螺旋输送机-矿用皮带输送机价格厂家-河南坤威机械 | 深圳市索富通实业有限公司-可燃气体报警器 | 可燃气体探测器 | 气体检测仪 | 破碎机_上海破碎机_破碎机设备_破碎机厂家-上海山卓重工机械有限公司 | 进口试验机价格-进口生物材料试验机-西安卡夫曼测控技术有限公司 | 滑板场地施工_极限运动场地设计_滑板公园建造_盐城天人极限运动场地建设有限公司 | 红外光谱仪维修_二手红外光谱仪_红外压片机_红外附件-天津博精仪器 | 温湿度记录纸_圆盘_横河记录纸|霍尼韦尔记录仪-广州汤米斯机电设备有限公司 | led全彩屏-室内|学校|展厅|p3|户外|会议室|圆柱|p2.5LED显示屏-LED显示屏价格-LED互动地砖屏_蕙宇屏科技 | 塑钢课桌椅、学生课桌椅、课桌椅厂家-学仕教育设备首页 | MVR蒸发器厂家-多效蒸发器-工业废水蒸发器厂家-康景辉集团官网 | 能耗监测系统-节能监测系统-能源管理系统-三水智能化 | 雷冲击高压发生器-水内冷直流高压发生器-串联谐振分压器-武汉特高压电力科技有限公司 | 井式炉-台车式回火炉-丹阳市电炉厂有限公司 | 博莱特空压机|博莱特-阿特拉斯独资空压机品牌核心代理商 | 硬齿面减速机_厂家-山东安吉富传动设备股份有限公司 | 学习安徽网 |