數(shù)字電子技術(shù) 版權(quán)信息
- ISBN:9787560631738
- 條形碼:9787560631738 ; 978-7-5606-3173-8
- 裝幀:一般膠版紙
- 冊(cè)數(shù):暫無(wú)
- 重量:暫無(wú)
- 所屬分類(lèi):>>
數(shù)字電子技術(shù) 本書(shū)特色
近年來(lái),數(shù)字電子技術(shù)發(fā)展十分迅速,出現(xiàn)了新的分析、設(shè)計(jì)方法和大量新的器件,這對(duì)“數(shù)字電子基礎(chǔ)”課程的教學(xué)提出了新的要求。為了適應(yīng)形勢(shì)的發(fā)展需求,本書(shū)在保證理論完整的基礎(chǔ)上,注重實(shí)用性和新穎性,重點(diǎn)介紹數(shù)字電子技術(shù)的基本原理,側(cè)重介紹集成電路的邏輯功能和應(yīng)用,目的是使學(xué)生在掌握基本電路的分析和設(shè)計(jì)的基礎(chǔ)上,能對(duì)集成電路應(yīng)用自如,為以后的學(xué)習(xí)、工作奠定堅(jiān)實(shí)的基礎(chǔ)。
勞有蘭、王翠蓮主編的《數(shù)字電子技術(shù)(高等學(xué)校信息工程類(lèi)十二五規(guī)劃教材)》內(nèi)容由淺入深、重點(diǎn)突出,對(duì)基本理論、分析和設(shè)計(jì)方法均進(jìn)行了總結(jié)并配有相關(guān)例題,期望讀者通過(guò)簡(jiǎn)單明了的教學(xué)內(nèi)容,掌握數(shù)字電子技術(shù)的基礎(chǔ)知識(shí),以提高學(xué)習(xí)效率和質(zhì)量。
數(shù)字電子技術(shù) 內(nèi)容簡(jiǎn)介
在電子技術(shù)快速發(fā)展的今天,數(shù)字電路也經(jīng)歷了由簡(jiǎn)單門(mén)電路的使用到集成門(mén)電路的應(yīng)用,再到現(xiàn)在廣泛使用的可編程邏輯芯片的發(fā)展歷程。
本書(shū)內(nèi)容包括:數(shù)制與編碼、邏輯代數(shù)、組合邏輯電路、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與變換、可編程邏輯電路、D/A轉(zhuǎn)換器與A/D轉(zhuǎn)換器、VHDL硬件描述語(yǔ)言。
本書(shū)可作為高等學(xué)校本科電氣信息類(lèi)、計(jì)算機(jī)類(lèi)、自動(dòng)化機(jī)電類(lèi)等專(zhuān)業(yè)“數(shù)字電路”和“電子技術(shù)基礎(chǔ)”等數(shù)字電子基礎(chǔ)課程的教材,也可作為有關(guān)技術(shù)人員的參考用書(shū)。
數(shù)字電子技術(shù) 目錄
第1章 數(shù)制與編碼 (1)
1.1 緒論 (1)
1.1.1 模擬電子技術(shù)和數(shù)字電子技術(shù) (1)
1.1.2 數(shù)字電路的發(fā)展趨勢(shì)與分類(lèi) (1)
1.1.3 數(shù)字電路的特點(diǎn) (3)
1.2 數(shù)制及其轉(zhuǎn)換 (4)
1.2.1 進(jìn)位計(jì)數(shù)制 (4)
1.2.2 進(jìn)位計(jì)數(shù)制的相互轉(zhuǎn)換 (5)
1.2.3 原碼、反碼與補(bǔ)碼 (7)
1.3 編碼 (8)
1.3.1 二進(jìn)制編碼 (8)
1.3.2 二十進(jìn)制編碼 (8)
1.3.3 字符編碼 (10)
本章小結(jié) (11)
思考與練習(xí)題 (12)
第2章 邏輯代數(shù) (13)
2.1 概述 (13)
2.1.1 邏輯函數(shù)的基本概念 (13)
2.1.2 邏輯函數(shù)的表示方法 (13)
2.2 基本邏輯運(yùn)算 (15)
2.2.1 基本與、或、非運(yùn)算 (15)
2.2.2 復(fù)合邏輯運(yùn)算 (17)
2.3 邏輯代數(shù)的基本定律 (19)
2.4 邏輯函數(shù)的標(biāo)準(zhǔn)形式 (21)
2.5 邏輯函數(shù)的幾種表示方法間的相互轉(zhuǎn)換 (22)
2.6 邏輯函數(shù)的化簡(jiǎn) (25)
2.6.1 邏輯函數(shù)*簡(jiǎn)的概念 (25)
2.6.2 代數(shù)化簡(jiǎn)邏輯函數(shù) (26)
2.6.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)法 (29)
本章小結(jié) (35)
思考與練習(xí)題 (35)
第3章 組合邏輯電路 (40)
3.1 集成邏輯門(mén) (40)
3.1.1 TTL邏輯門(mén)電路 (40)
3.1.2 TTL集成邏輯門(mén)電路 (44)
3.1.3 CMOS集成邏輯門(mén)電路 (52)
3.1.4 CMOS數(shù)字集成電路的特點(diǎn)與系列 (58)
3.1.5 TTL電路和CMOS電路的接口 (61)
3.2 組合邏輯電路的分析與設(shè)計(jì) (65)
3.2.1 組合邏輯電路概述 (65)
3.2.2 組合邏輯電路的分析 (65)
3.2.3 組合邏輯電路設(shè)計(jì) (68)
3.3 組合邏輯模塊及其應(yīng)用 (70)
3.3.1 編碼器 (70)
3.3.2 譯碼器 (73)
3.3.3 數(shù)據(jù)分配器 (76)
3.3.4 數(shù)據(jù)選擇器 (77)
3.3.5 算術(shù)運(yùn)算電路 (79)
3.3.6 一位數(shù)值比較器 (80)
3.4 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn) (81)
3.4.1 產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn)的原因 (81)
3.4.2 競(jìng)爭(zhēng)冒險(xiǎn)的判斷 (82)
3.4.3 消去競(jìng)爭(zhēng)冒險(xiǎn)的方法 (83)
本章小結(jié) (85)
思考與練習(xí)題 (86)
第4章 時(shí)序邏輯電路 (93)
4.1 時(shí)序邏輯電路的基本概念 (93)
4.2 觸發(fā)器 (94)
4.2.1 基本RS觸發(fā)器 (95)
4.2.2 同步觸發(fā)器 (99)
4.2.3 主從觸發(fā)器 (106)
4.2.4 主從JK觸發(fā)器 (108)
4.2.5 邊沿觸發(fā)器 (111)
4.2.6 不同功能觸發(fā)器間的相互轉(zhuǎn)換 (116)
4.3 時(shí)序邏輯電路的分析方法 (119)
4.3.1 同步時(shí)序邏輯電路分析舉例 (120)
4.3.2 異步時(shí)序邏輯電路分析舉例 (121)
4.4 寄存器 (123)
4.4.1 數(shù)碼寄存器 (123)
4.4.2 移位寄存器 (124)
4.4.3 集成寄存器74LS175、 74LS194 (125)
4.5 計(jì)數(shù)器 (126)
4.5.1 二進(jìn)制計(jì)數(shù)器 (127)
4.5.2 非二進(jìn)制計(jì)數(shù)器 (130)
4.5.3 集成計(jì)數(shù)器 (131)
4.6 同步時(shí)序邏輯電路的設(shè)計(jì)方法 (137)
本章小結(jié) (140)
思考與練習(xí)題 (141)
第5章 脈沖波形的產(chǎn)生與變換 (150)
5.1 概述 (150)
5.2 施密特觸發(fā)器 (150)
5.2.1 用門(mén)電路構(gòu)成的施密特觸發(fā)器 (150)
5.2.2 施密特觸發(fā)器的典型應(yīng)用 (152)
5.3 單穩(wěn)態(tài)觸發(fā)器 (154)
5.3.1 單穩(wěn)態(tài)觸發(fā)器的基本特點(diǎn) (154)
5.3.2 用門(mén)電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器 (154)
5.4 多諧振蕩器 (159)
5.4.1 多諧振蕩器的基本特點(diǎn) (159)
5.4.2 用門(mén)電路構(gòu)成的多諧振蕩器 (159)
5.4.3 用施密特觸發(fā)器構(gòu)成的多諧振蕩器 (160)
5.4.4 用石英晶體構(gòu)成的多諧振蕩器 (161)
5.5 555定時(shí)器及其應(yīng)用 (162)
5.5.1 555定時(shí)器的內(nèi)部結(jié)構(gòu) (162)
5.5.2 555定時(shí)器的工作原理 (163)
5.5.3 用555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器 (163)
5.5.4 用555定時(shí)器構(gòu)成的多諧振蕩器 (165)
5.5.5 用555定時(shí)器構(gòu)成的施密特觸發(fā)器 (166)
本章小結(jié) (167)
思考與練習(xí)題 (168)
第6章 可編程邏輯電路 (172)
6.1 概述 (172)
6.2 RAM隨機(jī)讀/寫(xiě)存儲(chǔ)器 (172)
6.2.1 RAM的結(jié)構(gòu) (172)
6.2.2 RAM的存儲(chǔ)元 (174)
6.2.3 RAM存儲(chǔ)容量的擴(kuò)充 (175)
6.3 只讀存儲(chǔ)器 (177)
6.3.1 ROM的分類(lèi) (177)
6.3.2 ROM的結(jié)構(gòu)與工作原理 (178)
6.3.3 ROM應(yīng)用舉例 (182)
6.4 現(xiàn)場(chǎng)可編程邏輯陣列(FPLA) (184)
6.5 通用陣列邏輯(GAL) (185)
6.5.1 GAL器件的分類(lèi)和主要參數(shù) (185)
6.5.2 GAL器件的基本結(jié)構(gòu) (186)
6.6 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) (192)
本章小結(jié) (196)
思考與練習(xí)題 (197)
第7章 D/A轉(zhuǎn)換器與A/D轉(zhuǎn)換器 (199)
7.1 概述 (199)
7.2 D/A轉(zhuǎn)換器 (199)
7.2.1 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 (199)
7.2.2 倒T型電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 (201)
7.2.3 權(quán)電流型D/A轉(zhuǎn)換器 (201)
7.2.4 具有雙極性輸出的D/A轉(zhuǎn)換器 (202)
7.2.5 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) (203)
7.3 模擬量到數(shù)字量的轉(zhuǎn)換(A/D) (204)
7.3.1 模/數(shù)轉(zhuǎn)換的基本概念 (204)
7.3.2 并聯(lián)比較型A/D轉(zhuǎn)換器 (206)
7.3.3 逐次逼近型A/D轉(zhuǎn)換器 (207)
7.3.4 雙積分型A/D轉(zhuǎn)換器 (208)
7.3.5 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) (209)
本章小結(jié) (210)
思考與練習(xí)題 (210)
第8章 VHDL硬件描述語(yǔ)言 (213)
8.1 EDA概述 (213)
8.1.1 EDA技術(shù)及其特點(diǎn) (213)
8.1.2 EDA設(shè)計(jì)方法 (213)
8.1.3 EDA軟件設(shè)計(jì)開(kāi)發(fā)工具 (216)
8.1.4 VHDL硬件描述語(yǔ)言 (217)
8.2 VHDL的程序結(jié)構(gòu) (218)
8.2.1 實(shí)體 (219)
8.2.2 結(jié)構(gòu)體 (219)
8.2.3 庫(kù) (220)
8.2.4 程序包 (220)
8.2.5 配置 (221)
8.3 VHDL的常用語(yǔ)句 (222)
8.3.1 VHDL順序語(yǔ)句 (222)
8.3.2 VHDL并行語(yǔ)句 (228)
8.4 VHDL設(shè)計(jì)案例 (237)
8.4.1 汽車(chē)尾燈控制電路設(shè)計(jì) (237)
8.4.2 8位串行數(shù)字密碼鎖設(shè)計(jì) (243)
8.4.3 2FSK的數(shù)字調(diào)制設(shè)計(jì) (249)
8.4.4 郵票自動(dòng)售票機(jī)設(shè)計(jì) (253)
本章小結(jié) (260)
思考與練習(xí)題 (260)
參考文獻(xiàn) (264)
展開(kāi)全部
數(shù)字電子技術(shù) 節(jié)選
近年來(lái),數(shù)字電子技術(shù)發(fā)展十分迅速,出現(xiàn)了新的分析、設(shè)計(jì)方法和大量新的器件,這對(duì)“數(shù)字電子基礎(chǔ)”課程的教學(xué)提出了新的要求。為了適應(yīng)形勢(shì)的發(fā)展需求,本書(shū)在保證理論完整的基礎(chǔ)上,注重實(shí)用性和新穎性,重點(diǎn)介紹數(shù)字電子技術(shù)的基本原理,側(cè)重介紹集成電路的邏輯功能和應(yīng)用,目的是使學(xué)生在掌握基本電路的分析和設(shè)計(jì)的基礎(chǔ)上,能對(duì)集成電路應(yīng)用自如,為以后的學(xué)習(xí)、工作奠定堅(jiān)實(shí)的基礎(chǔ)。
勞有蘭、王翠蓮主編的《數(shù)字電子技術(shù)(高等學(xué)校信息工程類(lèi)十二五規(guī)劃教材)》內(nèi)容由淺入深、重點(diǎn)突出,對(duì)基本理論、分析和設(shè)計(jì)方法均進(jìn)行了總結(jié)并配有相關(guān)例題,期望讀者通過(guò)簡(jiǎn)單明了的教學(xué)內(nèi)容,掌握數(shù)字電子技術(shù)的基礎(chǔ)知識(shí),以提高學(xué)習(xí)效率和質(zhì)量。