掃一掃
關注中圖網
官方微博
本類五星書更多>
-
>
闖進數學世界――探秘歷史名題
-
>
中醫基礎理論
-
>
當代中國政府與政治(新編21世紀公共管理系列教材)
-
>
高校軍事課教程
-
>
思想道德與法治(2021年版)
-
>
毛澤東思想和中國特色社會主義理論體系概論(2021年版)
-
>
中醫內科學·全國中醫藥行業高等教育“十四五”規劃教材
數字邏輯與VHDL邏輯設計(第2版) 版權信息
- ISBN:9787302429814
- 條形碼:9787302429814 ; 978-7-302-42981-4
- 裝幀:平裝-膠訂
- 冊數:暫無
- 重量:暫無
- 所屬分類:>>
數字邏輯與VHDL邏輯設計(第2版) 內容簡介
本書是根據計算機類專業教學的需要編寫的,既考慮到計算機專業對數字邏輯課程的要求與其他電子、電氣信息類專業的不同,也考慮到與計算機組成原理等后繼課程的銜接。全書內容包括數字邏輯基礎、邏輯門電路、VHDL語言基礎、組合邏輯電路、觸發器、時序邏輯電路、用VHDL設計邏輯電路、半導體存儲器、可編程邏輯器件、脈沖波形的產生與整形、數/模與模/數轉換等內容。本書系統地介紹了用VHDL設計組合邏輯、觸發器、寄存器和時序邏輯的方法,以及設計性實驗課題等。本書的重點內容有豐富的例題和習題,還有配套的習題解答,便于自學。
本書可作為計算機科學與技術、網絡工程、軟件工程等專業的教材,也可供有關專業的工程技術人員參考。
數字邏輯與VHDL邏輯設計(第2版) 目錄
第1章數字邏輯基礎
1.1數制和碼制
1.1.位制
1.1.2不同制間的轉換
1.1.3制數的運算
1.1.4編碼
1.2邏輯代數的基本運算
1.2.1邏輯代數的三種基本運算
1.2.2復合邏輯運算
1.3邏輯代數的基本公式和常用公式
1.3.1基本公式和常用公式
1.3.2若干常用公式
1.4邏輯代數的基本定理
1.4.1代入定理
1.4.2反演定理
1.4.3對偶定理
1.5邏輯函數及其表示方法
1.5.1邏輯函數的表示方法
1.5.2邏輯函數的兩種標準形式
1.5.3邏輯函數的卡諾圖表示法
1.6邏輯函數的公式化簡法
1.7邏輯函數的卡諾圖化簡法
1.8具有無關項的邏輯函數及其化簡
1.8.1約束項、任意項和邏輯函數式中的無關項
1.8.2具有無關項的邏輯函數的化簡
本章小結
第2章邏輯門電路
2.1概述
2.2二極管門電路
2.2.1二極管與門
2.2.2二極管或門
2.3CMOS門電路
2.3.1MOS管開關電路
2.3.2CMOS反相器
2.3.3CMOS與非門和或非門
2.3.4漏極開路的CMOS門
2.3.5CMOS傳輸門和模擬開關
2.3.6三態輸出的CMOS門電路
2.3.7CMOS數字集成電路系列
2.4TTL門電路
2.4.1三極管開關電路
2.4.2TTL與非門的工作原理
2.4.3TTL與非門的電壓傳輸特性
2.4.4TTL與非門的靜態輸入特性和輸出特性
2.4.5TTL與非門的動態特性
2.4.6其他類型的TTL門電路
2.4.7TTL集成電路的系列
2.5TTL電路與CMOS電路的接口
本章小結
第3章硬件描述語言VHDL基礎
3.1概述
3.2庫和程
3.2.1庫
3.2.2程
3.3VHDL的語言要素
3.3.1數據對象
3.3.2數據類型
3.3.3運算操作符
3.4順序語句
3.4.1賦值語句
3.4.2if語句
3.4.3case語句
3.5并行語句
3.5.1process 語句
3.5.2并行信號賦值語句
3.6設計實體
3.6.1實體
3.6.2結構體
3.6.3層次結構設計
本章小結
第4章組合邏輯電路
4.1組合邏輯電路的分析方法和設計方法
4.1.1組合邏輯電路的分析方法
4.1.2組合邏輯電路的設計方法
4.2編碼器
4.2.1普通編碼器
4.2.2優先編碼器
4.3譯碼器
4.3.1制譯碼器
4.3.2二制譯碼器
4.3.3用譯碼器設計組合邏輯電路
4.3.4顯示譯碼器
4.4數據選擇器
4.4.1數據選擇器概述
4.4.2用數據選擇器設計組合邏輯電路
4.5加法器
4.5.1半加器和全加器
4.5.2并行加法器位鏈
4.5.3用加法器設計組合邏輯電路
4.6數值比較器
4.6.1一位數值比較器
4.6.2多位數值比較器
4.7組合邏輯電路中的競爭冒險現象
4.7.1競爭冒險現象
4.7.2消除競爭冒險現象的方法
4.8用VHDL設計組合邏輯電路
本章小結
第5章觸發器和寄存器
5.1概述
5.2鎖存器
5.2.1基本RS鎖存器
5.2.2門控RS鎖存器
5.2.3D型鎖存器
5.3觸發器的電路結構與動作特點
5.3.1脈沖觸發的觸發器
5.3.2邊沿觸發的觸發器
5.4觸發器的能及其描述方法
5.4.1RS觸發器
5.4.2JK觸發器
5.4.3D觸發器
5.4.4T觸發器
*5.5觸發器的動態特性
5.5.1基本RS鎖存器的動態特性
5.5.2門控RS鎖存器的動態特性
5.5.3主從結構觸發器的動態特性
5.6用VHDL設計觸發器
5.7寄存器
5.7.1數碼寄存器
5.7.2數據鎖存器
5.7.3移位寄存器
5.7.4用VHDL設計寄存器
本章小結
第6章時序邏輯電路
6.1時序邏輯電路的特點和表示方法
6.1.1時序邏輯電路的特點
6.1.2時序邏輯電路的表示方法
6.2基于觸發器的時序邏輯電路的分析
6.2.1同步時序邏輯電路的分析
*6.2.2異步時序邏輯電路的分析
6.3器
6.3.1同步器
6.3.2異步器
6.3.3移位寄存器型器
6.4基于觸發器的同步時序邏輯電路的設計
6.5基于MSI的時序邏輯電路的分析與設計
6.5.1基于MSI的時序邏輯電路的設計
6.5.2基于MSI的時序邏輯電路的分析
6.6用VHDL設計時序邏輯電路
本章小結
第7章半導體存儲器和可編程邏輯器件
7.1半導體存儲器概述
7.2只讀存儲器
7.2.1掩膜ROM
7.2.2可編程只讀存儲器
7.2.3可擦除的可編程只讀存儲器
7.2.4快閃存儲器
7.3隨機讀/寫存儲器
7.3.1靜態隨機讀/寫存儲器
7.3.2動態隨機讀/寫存儲器
7.4存儲器容量的擴展
7.4.1位擴展方式
7.4.2字擴展方式
7.4.3字位擴展
7.5用存儲器設計組合邏輯電路
7.6可編程邏輯器件簡介
7.6.1概述
7.6.2PLD的分類
7.6.3可編程邏輯器件的邏輯表示
7.6.用陣列邏輯
7.6.5現場可編程門陣列
7.6.6PLD的編程
本章小結
第8章脈沖波形的產生與整形
8.1多諧振蕩器
8.1.1環形振蕩器
8.1.2對稱式多諧振蕩器
8.1.3石英晶體多諧振蕩器
8.2單穩態觸發器
8.2.1積分型單穩態觸發器
8.2.2微分型單穩態觸發器
8.2.3單穩態觸發器的應用
8.3施密特觸發器
8.3.1電路原理
8.3.2施密特觸發器的應用
本章小結
第9章數/模與模/數轉換電路
9.1概述
9.2數/模轉換器
9.2.1權電阻網絡D/A轉換器
9.2.2倒T形電阻網絡D/A轉換器
9.3模/數轉換器
9.3.1模/數轉換的基本原理
9.3.2直接A/D轉換器
9.3.3間接A/D轉換器
本章小結
第10章數字邏輯實驗
10.1基于VLSI的“數字邏輯”實驗技術
10.2實驗課題
附錄A晶體管和液晶顯示器基礎
附錄B邏輯門的符號
參考文獻
1.1數制和碼制
1.1.位制
1.1.2不同制間的轉換
1.1.3制數的運算
1.1.4編碼
1.2邏輯代數的基本運算
1.2.1邏輯代數的三種基本運算
1.2.2復合邏輯運算
1.3邏輯代數的基本公式和常用公式
1.3.1基本公式和常用公式
1.3.2若干常用公式
1.4邏輯代數的基本定理
1.4.1代入定理
1.4.2反演定理
1.4.3對偶定理
1.5邏輯函數及其表示方法
1.5.1邏輯函數的表示方法
1.5.2邏輯函數的兩種標準形式
1.5.3邏輯函數的卡諾圖表示法
1.6邏輯函數的公式化簡法
1.7邏輯函數的卡諾圖化簡法
1.8具有無關項的邏輯函數及其化簡
1.8.1約束項、任意項和邏輯函數式中的無關項
1.8.2具有無關項的邏輯函數的化簡
本章小結
第2章邏輯門電路
2.1概述
2.2二極管門電路
2.2.1二極管與門
2.2.2二極管或門
2.3CMOS門電路
2.3.1MOS管開關電路
2.3.2CMOS反相器
2.3.3CMOS與非門和或非門
2.3.4漏極開路的CMOS門
2.3.5CMOS傳輸門和模擬開關
2.3.6三態輸出的CMOS門電路
2.3.7CMOS數字集成電路系列
2.4TTL門電路
2.4.1三極管開關電路
2.4.2TTL與非門的工作原理
2.4.3TTL與非門的電壓傳輸特性
2.4.4TTL與非門的靜態輸入特性和輸出特性
2.4.5TTL與非門的動態特性
2.4.6其他類型的TTL門電路
2.4.7TTL集成電路的系列
2.5TTL電路與CMOS電路的接口
本章小結
第3章硬件描述語言VHDL基礎
3.1概述
3.2庫和程
3.2.1庫
3.2.2程
3.3VHDL的語言要素
3.3.1數據對象
3.3.2數據類型
3.3.3運算操作符
3.4順序語句
3.4.1賦值語句
3.4.2if語句
3.4.3case語句
3.5并行語句
3.5.1process 語句
3.5.2并行信號賦值語句
3.6設計實體
3.6.1實體
3.6.2結構體
3.6.3層次結構設計
本章小結
第4章組合邏輯電路
4.1組合邏輯電路的分析方法和設計方法
4.1.1組合邏輯電路的分析方法
4.1.2組合邏輯電路的設計方法
4.2編碼器
4.2.1普通編碼器
4.2.2優先編碼器
4.3譯碼器
4.3.1制譯碼器
4.3.2二制譯碼器
4.3.3用譯碼器設計組合邏輯電路
4.3.4顯示譯碼器
4.4數據選擇器
4.4.1數據選擇器概述
4.4.2用數據選擇器設計組合邏輯電路
4.5加法器
4.5.1半加器和全加器
4.5.2并行加法器位鏈
4.5.3用加法器設計組合邏輯電路
4.6數值比較器
4.6.1一位數值比較器
4.6.2多位數值比較器
4.7組合邏輯電路中的競爭冒險現象
4.7.1競爭冒險現象
4.7.2消除競爭冒險現象的方法
4.8用VHDL設計組合邏輯電路
本章小結
第5章觸發器和寄存器
5.1概述
5.2鎖存器
5.2.1基本RS鎖存器
5.2.2門控RS鎖存器
5.2.3D型鎖存器
5.3觸發器的電路結構與動作特點
5.3.1脈沖觸發的觸發器
5.3.2邊沿觸發的觸發器
5.4觸發器的能及其描述方法
5.4.1RS觸發器
5.4.2JK觸發器
5.4.3D觸發器
5.4.4T觸發器
*5.5觸發器的動態特性
5.5.1基本RS鎖存器的動態特性
5.5.2門控RS鎖存器的動態特性
5.5.3主從結構觸發器的動態特性
5.6用VHDL設計觸發器
5.7寄存器
5.7.1數碼寄存器
5.7.2數據鎖存器
5.7.3移位寄存器
5.7.4用VHDL設計寄存器
本章小結
第6章時序邏輯電路
6.1時序邏輯電路的特點和表示方法
6.1.1時序邏輯電路的特點
6.1.2時序邏輯電路的表示方法
6.2基于觸發器的時序邏輯電路的分析
6.2.1同步時序邏輯電路的分析
*6.2.2異步時序邏輯電路的分析
6.3器
6.3.1同步器
6.3.2異步器
6.3.3移位寄存器型器
6.4基于觸發器的同步時序邏輯電路的設計
6.5基于MSI的時序邏輯電路的分析與設計
6.5.1基于MSI的時序邏輯電路的設計
6.5.2基于MSI的時序邏輯電路的分析
6.6用VHDL設計時序邏輯電路
本章小結
第7章半導體存儲器和可編程邏輯器件
7.1半導體存儲器概述
7.2只讀存儲器
7.2.1掩膜ROM
7.2.2可編程只讀存儲器
7.2.3可擦除的可編程只讀存儲器
7.2.4快閃存儲器
7.3隨機讀/寫存儲器
7.3.1靜態隨機讀/寫存儲器
7.3.2動態隨機讀/寫存儲器
7.4存儲器容量的擴展
7.4.1位擴展方式
7.4.2字擴展方式
7.4.3字位擴展
7.5用存儲器設計組合邏輯電路
7.6可編程邏輯器件簡介
7.6.1概述
7.6.2PLD的分類
7.6.3可編程邏輯器件的邏輯表示
7.6.用陣列邏輯
7.6.5現場可編程門陣列
7.6.6PLD的編程
本章小結
第8章脈沖波形的產生與整形
8.1多諧振蕩器
8.1.1環形振蕩器
8.1.2對稱式多諧振蕩器
8.1.3石英晶體多諧振蕩器
8.2單穩態觸發器
8.2.1積分型單穩態觸發器
8.2.2微分型單穩態觸發器
8.2.3單穩態觸發器的應用
8.3施密特觸發器
8.3.1電路原理
8.3.2施密特觸發器的應用
本章小結
第9章數/模與模/數轉換電路
9.1概述
9.2數/模轉換器
9.2.1權電阻網絡D/A轉換器
9.2.2倒T形電阻網絡D/A轉換器
9.3模/數轉換器
9.3.1模/數轉換的基本原理
9.3.2直接A/D轉換器
9.3.3間接A/D轉換器
本章小結
第10章數字邏輯實驗
10.1基于VLSI的“數字邏輯”實驗技術
10.2實驗課題
附錄A晶體管和液晶顯示器基礎
附錄B邏輯門的符號
參考文獻
展開全部
書友推薦
- >
羅庸西南聯大授課錄
- >
苦雨齋序跋文-周作人自編集
- >
新文學天穹兩巨星--魯迅與胡適/紅燭學術叢書(紅燭學術叢書)
- >
上帝之肋:男人的真實旅程
- >
經典常談
- >
大紅狗在馬戲團-大紅狗克里弗-助人
- >
詩經-先民的歌唱
- >
巴金-再思錄
本類暢銷