掃一掃
關注中圖網
官方微博
本類五星書更多>
-
>
闖進數學世界――探秘歷史名題
-
>
中醫基礎理論
-
>
當代中國政府與政治(新編21世紀公共管理系列教材)
-
>
高校軍事課教程
-
>
思想道德與法治(2021年版)
-
>
毛澤東思想和中國特色社會主義理論體系概論(2021年版)
-
>
中醫內科學·全國中醫藥行業高等教育“十四五”規劃教材
數字電路設計 版權信息
- ISBN:9787560650692
- 條形碼:9787560650692 ; 978-7-5606-5069-2
- 裝幀:一般膠版紙
- 冊數:暫無
- 重量:暫無
- 所屬分類:>>
數字電路設計 內容簡介
本書從數字電路的基本概念出發, 系統介紹了數字電路的理論基礎、器件實現、分析方法和設計方法。主要內容包括概述、邏輯代數基礎、邏輯門電路、組合邏輯電路、時序邏輯電路的存儲元件、同步時序邏輯電路、異步時序邏輯電路和脈沖產生電路。
數字電路設計 目錄
第1章 概述
1.1 數字電路與計算機
1.2 數字與模擬
1.2.1 數字信號與模擬信號
1.2.2 數字電路與模擬電路
1.3 數字電路的發展
1.4 課程任務與目標
1.5 數制
1.5.1 進位計數制
1.5.2 二進制與數字信號
1.5.3 數制轉換
1.6 計算機中常用的編碼
1.6.1 十進制編碼
1.6.2 字符編碼
1.6.3 邏輯抽象與狀態編碼
本章小結
習題
第2章 邏輯代數基礎
2.1 邏輯代數的基本概念
2.1.1 邏輯變量、常量與邏輯函數
2.1.2 邏輯函數的表示方法
2.1.3 基本運算與邏輯門
2.1.4 復合運算與邏輯門
2.2 邏輯代數的公理和定律
2.3 邏輯代數的運算規則
2.4 邏輯函數的表示形式
2.4.1 邏輯函數的基本形式
2.4.2 邏輯代數的標準形式
2.4.3 表示形式的轉換
2.5 邏輯函數的化簡方法
2.5.1 代數化簡法
2.5.2 卡諾圖化簡法
2.5.3 無關項的處理
2.5.4 多輸出邏輯函數的化簡
本章小結
習題
第3章 邏輯門電路
3.1 門電路概述
3.1.1 正邏輯與負邏輯
3.1.2 集成門電路的分類
3.1.3 邏輯系列
3.2 CMOS集成邏輯門
3.2.1 MOS晶體管
3.2.2 CMOS反相器
3.2.3 CMOS與非門
3.2.4 CMOS或非門
3.2.5 CMOS傳輸門
3.2.6 CMOS三態輸出門(TS門)
3.2.7 CMOS漏極開路輸出門(OD門)
3.3 雙極型晶體管的開關特性
3.3.1 二極管的開關特性
3.3.2 三極管的開關特性
3.4 TTL邏輯門
3.4.1 TTL與非門
3.4.2 TTL邏輯門的主要特性參數
3.4.3 TTL三態輸出門(TS門)
3.4.4 集電極開路輸出門(OC)
3.5 CMOS/TTL接口
3.5.1 CMOS和TTL邏輯系列
3.5.2 用TTL門驅動CMOS門
3.5.3 用CMOS門驅動TTL門
本章小結
習題
第4章 組合邏輯電路
4.1 組合邏輯電路概述
4.1.1 邏輯電路的分類
4.1.2 組合邏輯電路的特點
4.2 組合邏輯電路的分析
4.3 組合邏輯電路的設計
4.3.1 組合邏輯電路的設計方法
4.3.2 組合邏輯電路設計實例
4.4 組合邏輯電路中的競爭與冒險
4.4.1 競爭與冒險的基本概念
4.4.2 險象的分類
4.4.3 險象的判定
4.4.4 險象的消除
4.5 典型的組合邏輯電路
4.5.1 加法器
4.5.2 數值比較器
4.5.3 編碼器
4.5.4 譯碼器
4.5.5 數據選擇器
4.5.6 數據分配器
本章小結
習題
第5章 時序邏輯電路的存儲元件
5.1 存儲元件概述
5.1.1 雙穩態元件
5.1.2 鎖存器/觸發器的特點與分類
5.2 基本鎖存器
5.2.1 基本R-S鎖存器
5.2.2 基本R-S鎖存器
5.3 鐘控鎖存器
5.3.1 鐘控R-S鎖存器
5.3.2 鐘控D鎖存器
5.4 主從觸發器
5.4.1 主從R-S觸發器
5.4.2 主從J-K觸發器
5.5 邊沿觸發器
5.5.1 邊沿D觸發器
5.5.2 邊沿J-K觸發器
5.6 其他觸發器
5.6.1 T觸發器
5.6.2 T′觸發器
5.7 不同觸發器的轉換
5.7.1 基于D觸發器的轉換
5.7.2 基于J-K觸發器的轉換
5.8 集成觸發器
5.8.1 集成D觸發器
5.8.2 集成J-K觸發器
5.9 觸發器特性參數
本章小結
習題
第6章 同步時序邏輯電路
6.1 時序邏輯電路概述
6.1.1 時序邏輯電路的特點
6.1.2 時序邏輯電路的分類
6.1.3 時序邏輯電路的描述方法
6.2 同步時序邏輯電路的分析
6.2.1 同步時序邏輯電路的分析步驟
6.2.2 分析舉例
6.3 同步時序邏輯電路的設計
6.3.1 設計步驟
6.3.2 建立原始狀態圖和原始狀態表
6.3.3 狀態化簡
6.3.4 狀態分配
6.3.5 同步時序電路設計舉例
6.4 寄存器
6.4.1 鎖存器
6.4.2 基本寄存器
6.4.3 移位寄存器
6.5 計數器
6.5.1 計數器的特點和分類
6.5.2 二進制計數器
6.5.3 十進制計數器
6.5.4 任意進制計數器
6.5.5 計數器容量的擴展
6.5.6 移位寄存器型計數器
6.6 綜合應用與設計
6.6.1 分頻器的設計
6.6.2 順序脈沖發生器
6.6.3 序列信號發生器
本章小結
習題
第7章 異步時序邏輯電路
7.1 異步時序邏輯電路的分類
7.2 脈沖異步時序邏輯電路
7.2.1 脈沖異步時序邏輯電路的分析
7.2.2 脈沖異步時序邏輯電路的設計
7.3 電平異步時序邏輯電路
7.3.1 電平異步時序邏輯電路的描述方法
7.3.2 電平異步時序邏輯電路的分析
7.3.3 電平異步時序邏輯電路中的競爭
7.3.4 電平異步時序邏輯電路的設計
7.4 集成異步計數器
7.4.1 集成異步計數器的結構
7.4.2 集成異步計數器的功能
7.4.3 集成異步計數器的應用
本章小結
習題
第8章 脈沖產生電路
8.1 脈沖產生電路概述
8.2 555定時器
8.2.1 555定時器的內部結構
8.2.2 555定時器的基本功能
8.3 多諧振蕩器
8.3.1 多諧振蕩器的特點與主要參數
8.3.2 用邏輯門構成的自激多諧振蕩器
8.3.3 555定時器構成自激多諧振蕩器
8.3.4 石英晶體振蕩器
8.4 單穩態觸發器
8.4.1 單穩態觸發器的特點與主要參數
8.4.2 用555定時器構成的單穩態觸發器
8.4.3 集成單穩態觸發器
8.4.4 單穩態觸發器的應用
8.5 施密特觸發器
8.5.1 施密特觸發器的特點與主要參數
8.5.2 施密特觸發器的結構與原理
8.5.3 用555定時器構成施密特觸發器
8.5.4 集成施密特觸發器
8.5.5 施密特觸發器的應用
本章小結
習題
參考文獻
1.1 數字電路與計算機
1.2 數字與模擬
1.2.1 數字信號與模擬信號
1.2.2 數字電路與模擬電路
1.3 數字電路的發展
1.4 課程任務與目標
1.5 數制
1.5.1 進位計數制
1.5.2 二進制與數字信號
1.5.3 數制轉換
1.6 計算機中常用的編碼
1.6.1 十進制編碼
1.6.2 字符編碼
1.6.3 邏輯抽象與狀態編碼
本章小結
習題
第2章 邏輯代數基礎
2.1 邏輯代數的基本概念
2.1.1 邏輯變量、常量與邏輯函數
2.1.2 邏輯函數的表示方法
2.1.3 基本運算與邏輯門
2.1.4 復合運算與邏輯門
2.2 邏輯代數的公理和定律
2.3 邏輯代數的運算規則
2.4 邏輯函數的表示形式
2.4.1 邏輯函數的基本形式
2.4.2 邏輯代數的標準形式
2.4.3 表示形式的轉換
2.5 邏輯函數的化簡方法
2.5.1 代數化簡法
2.5.2 卡諾圖化簡法
2.5.3 無關項的處理
2.5.4 多輸出邏輯函數的化簡
本章小結
習題
第3章 邏輯門電路
3.1 門電路概述
3.1.1 正邏輯與負邏輯
3.1.2 集成門電路的分類
3.1.3 邏輯系列
3.2 CMOS集成邏輯門
3.2.1 MOS晶體管
3.2.2 CMOS反相器
3.2.3 CMOS與非門
3.2.4 CMOS或非門
3.2.5 CMOS傳輸門
3.2.6 CMOS三態輸出門(TS門)
3.2.7 CMOS漏極開路輸出門(OD門)
3.3 雙極型晶體管的開關特性
3.3.1 二極管的開關特性
3.3.2 三極管的開關特性
3.4 TTL邏輯門
3.4.1 TTL與非門
3.4.2 TTL邏輯門的主要特性參數
3.4.3 TTL三態輸出門(TS門)
3.4.4 集電極開路輸出門(OC)
3.5 CMOS/TTL接口
3.5.1 CMOS和TTL邏輯系列
3.5.2 用TTL門驅動CMOS門
3.5.3 用CMOS門驅動TTL門
本章小結
習題
第4章 組合邏輯電路
4.1 組合邏輯電路概述
4.1.1 邏輯電路的分類
4.1.2 組合邏輯電路的特點
4.2 組合邏輯電路的分析
4.3 組合邏輯電路的設計
4.3.1 組合邏輯電路的設計方法
4.3.2 組合邏輯電路設計實例
4.4 組合邏輯電路中的競爭與冒險
4.4.1 競爭與冒險的基本概念
4.4.2 險象的分類
4.4.3 險象的判定
4.4.4 險象的消除
4.5 典型的組合邏輯電路
4.5.1 加法器
4.5.2 數值比較器
4.5.3 編碼器
4.5.4 譯碼器
4.5.5 數據選擇器
4.5.6 數據分配器
本章小結
習題
第5章 時序邏輯電路的存儲元件
5.1 存儲元件概述
5.1.1 雙穩態元件
5.1.2 鎖存器/觸發器的特點與分類
5.2 基本鎖存器
5.2.1 基本R-S鎖存器
5.2.2 基本R-S鎖存器
5.3 鐘控鎖存器
5.3.1 鐘控R-S鎖存器
5.3.2 鐘控D鎖存器
5.4 主從觸發器
5.4.1 主從R-S觸發器
5.4.2 主從J-K觸發器
5.5 邊沿觸發器
5.5.1 邊沿D觸發器
5.5.2 邊沿J-K觸發器
5.6 其他觸發器
5.6.1 T觸發器
5.6.2 T′觸發器
5.7 不同觸發器的轉換
5.7.1 基于D觸發器的轉換
5.7.2 基于J-K觸發器的轉換
5.8 集成觸發器
5.8.1 集成D觸發器
5.8.2 集成J-K觸發器
5.9 觸發器特性參數
本章小結
習題
第6章 同步時序邏輯電路
6.1 時序邏輯電路概述
6.1.1 時序邏輯電路的特點
6.1.2 時序邏輯電路的分類
6.1.3 時序邏輯電路的描述方法
6.2 同步時序邏輯電路的分析
6.2.1 同步時序邏輯電路的分析步驟
6.2.2 分析舉例
6.3 同步時序邏輯電路的設計
6.3.1 設計步驟
6.3.2 建立原始狀態圖和原始狀態表
6.3.3 狀態化簡
6.3.4 狀態分配
6.3.5 同步時序電路設計舉例
6.4 寄存器
6.4.1 鎖存器
6.4.2 基本寄存器
6.4.3 移位寄存器
6.5 計數器
6.5.1 計數器的特點和分類
6.5.2 二進制計數器
6.5.3 十進制計數器
6.5.4 任意進制計數器
6.5.5 計數器容量的擴展
6.5.6 移位寄存器型計數器
6.6 綜合應用與設計
6.6.1 分頻器的設計
6.6.2 順序脈沖發生器
6.6.3 序列信號發生器
本章小結
習題
第7章 異步時序邏輯電路
7.1 異步時序邏輯電路的分類
7.2 脈沖異步時序邏輯電路
7.2.1 脈沖異步時序邏輯電路的分析
7.2.2 脈沖異步時序邏輯電路的設計
7.3 電平異步時序邏輯電路
7.3.1 電平異步時序邏輯電路的描述方法
7.3.2 電平異步時序邏輯電路的分析
7.3.3 電平異步時序邏輯電路中的競爭
7.3.4 電平異步時序邏輯電路的設計
7.4 集成異步計數器
7.4.1 集成異步計數器的結構
7.4.2 集成異步計數器的功能
7.4.3 集成異步計數器的應用
本章小結
習題
第8章 脈沖產生電路
8.1 脈沖產生電路概述
8.2 555定時器
8.2.1 555定時器的內部結構
8.2.2 555定時器的基本功能
8.3 多諧振蕩器
8.3.1 多諧振蕩器的特點與主要參數
8.3.2 用邏輯門構成的自激多諧振蕩器
8.3.3 555定時器構成自激多諧振蕩器
8.3.4 石英晶體振蕩器
8.4 單穩態觸發器
8.4.1 單穩態觸發器的特點與主要參數
8.4.2 用555定時器構成的單穩態觸發器
8.4.3 集成單穩態觸發器
8.4.4 單穩態觸發器的應用
8.5 施密特觸發器
8.5.1 施密特觸發器的特點與主要參數
8.5.2 施密特觸發器的結構與原理
8.5.3 用555定時器構成施密特觸發器
8.5.4 集成施密特觸發器
8.5.5 施密特觸發器的應用
本章小結
習題
參考文獻
展開全部
書友推薦
- >
企鵝口袋書系列·偉大的思想20:論自然選擇(英漢雙語)
- >
山海經
- >
自卑與超越
- >
名家帶你讀魯迅:朝花夕拾
- >
伯納黛特,你要去哪(2021新版)
- >
回憶愛瑪儂
- >
史學評論
- >
人文閱讀與收藏·良友文學叢書:一天的工作
本類暢銷