掃一掃
關注中圖網
官方微博
本類五星書更多>
-
>
全國計算機等級考試最新真考題庫模擬考場及詳解·二級MSOffice高級應用
-
>
決戰行測5000題(言語理解與表達)
-
>
軟件性能測試.分析與調優實踐之路
-
>
第一行代碼Android
-
>
JAVA持續交付
-
>
EXCEL最強教科書(完全版)(全彩印刷)
-
>
深度學習
EDA技術與應用 版權信息
- ISBN:9787560645445
- 條形碼:9787560645445 ; 978-7-5606-4544-5
- 裝幀:暫無
- 冊數:暫無
- 重量:暫無
- 所屬分類:>
EDA技術與應用 內容簡介
本書是電子設計自動化(EDA)技術的基礎教材。全書共7章,主要內容包括:EDA技術概述與可編程邏輯器件、工具軟件Max+plusII/QuartusII、工具硬件SOPC簡介、Verilog HDL硬件描述語言、VHDL硬件描述語言、程序設計實例、EDA實驗及課程設計。 本書作為電子信息類專業EDA技術基礎教材,以基礎知識適度與結構體系鮮明為編寫原則,注意了各部分知識的活化聯系,重點突出,難度適中。考慮到應用型本科院校的特點和實際情況,對例題與習題做了精選,在保證必要的基本訓練的基礎上,適當降低其難度,努力拓寬知識面,盡量反映*新科技發展概況。 本書適合作為高等院校電子信息類專業相關課程的教材,也可作為高職高專院校電子設計自動化課程的教材或參考書,還可作為自學考試或函授教材。 本書作者精心制作了配套課件與課程資源可供老師選用(在出版社網站下載)。
EDA技術與應用 目錄
第1章 EDA技術概述與可編程邏輯器件 1
1.1 EDA技術 1
1.1.1 EDA技術的含義 1
1.1.2 EDA技術的發展歷程 1
1.1.3 EDA的應用 2
1.1.4 EDA技術的發展趨勢 3
1.2 EDA軟件系統的構成 3
1.2.1 電子電路設計與仿真工具 4
1.2.2 PCB設計軟件 4
1.2.3 IC設計軟件 5
1.2.4 PLD設計工具 6
1.2.5 其他EDA軟件 7
1.3 硬件描述語言 7
1.3.1 HDL的發展歷程 7
1.3.2 HDL的特點 8
1.3.3 VHDL系統設計的特點及優勢 8
1.3.4 Verilog HDL的優點 9
1.4 可編程邏輯器件 9
1.4.1 可編程邏輯器件概述 9
1.4.2 PLD的分類 10
1.4.3 PLD產品介紹 11
1.4.4 PLD的配置 12
1.4.5 可編程邏輯器件的發展歷史及未來趨勢 14
第2章 工具軟件MAX + plusⅡ/QuartusⅡ 16
2.1 常用軟件 16
2.2 MAX + plusⅡ軟件的使用 16
2.3 MAX + plusⅡ原理圖輸入使用示例 20
2.3.1 建立文件 20
2.3.2 編譯環節 21
2.3.3 功能仿真設計文件 23
2.3.4 編程下載設計文件 26
2.4 QuartusⅡ軟件的使用 31
2.4.1 建立工程 31
2.4.2 設計輸入 35
2.4.3 電路仿真 37
第3章 工具硬件SOPC簡介 41
3.1 EDA/SOPC開發系統 41
3.2 硬件使用驗證示例 43
3.2.1 建立工程 44
3.2.2 選擇器件 44
3.2.3 新建VHDL文件 46
3.2.4 編譯環節 48
3.2.5 仿真功能設計文件 48
3.2.6 編程下載文件 50
3.2.7 硬件結果觀察 52
第4章 Verilog HDL硬件描述語言 53
4.1 Verilog的基本語法 53
4.1.1 簡單的Verilog HDL模塊 53
4.1.2 數據類型及其常量、變量 55
4.1.3 Verilog HDL操作符 59
4.1.4 過程語句 66
4.1.5 賦值語句 67
4.1.6 塊語句 69
4.1.7 條件語句 72
4.1.8 選擇語句 74
4.1.9 循環語句 77
4.2 Verilog HDL的描述風格 79
4.2.1 結構型描述 79
4.2.2 數據流型描述 83
4.2.3 行為型描述 83
4.3 Verilog HDL的任務與函數 84
4.3.1 任務(Task) 84
4.3.2 函數(Function) 86
4.3.3 任務和函數的聯系與區別 87
4.3.4 系統自定義任務和函數 88
第5章 VHDL硬件描述語言 94
5.1 VHDL 程序結構 94
5.1.1 庫(LIBRARY) 94
5.1.2 程序包(PACKAGE) 96
5.1.3 實體(ENTITY) 98
5.1.4 結構體(ARCHITECTURE) 100
5.1.5 塊語句結構(BLOCK) 102
5.1.6 進程(PROCESS) 103
5.1.7 子程序(SUBPROGRAM) 105
5.1.8 配置(CONFIGURATION) 107
5.2 VHDL語言要素 108
5.2.1 VHDL文字規則 108
5.2.2 VHDL數據對象 110
5.2.3 VHDL數據類型 113
5.2.4 VHDL操作符 117
5.3 VHDL順序語句 119
5.3.1 賦值語句 119
5.3.2 流程控制語句 120
5.3.3 WAIT語句 126
5.3.4 子程序調用語句 126
5.3.5 返回語句(RETURN) 128
5.3.6 空操作語句(NULL) 129
5.4 VHDL并行語句 129
5.4.1 進程語句 130
5.4.2 塊語句 131
5.4.3 并行信號賦值語句 131
5.4.4 并行過程調用語句 133
5.4.5 元件例化語句 134
5.4.6 類屬映射語句 135
5.4.7 生成語句 135
5.5 VHDL描述風格 136
5.5.1 行為描述 136
5.5.2 數據流描述 138
5.5.3 結構描述 138
5.6 仿真 140
5.6.1 VHDL仿真 141
5.6.2 VHDL系統級仿真 142
5.7 綜合 143
5.7.1 VHDL綜合 143
5.7.2 優化技術 143
5.7.3 調度和分配 144
5.7.4 綜合器 144
第6章 程序設計實例 146
6.1 Verilog程序實例 146
6.1.1 常見組合邏輯電路的設計 146
6.1.2 常見時序邏輯電路的設計 157
6.1.3 Verilog綜合設計實例 165
6.2 VHDL程序實例 185
第7章 EDA實驗及課程設計 198
7.1 課程實驗部分 198
7.1.1 MAX + plusⅡ/QuartusⅡ軟件圖形設計 198
實驗一 MAX + plusⅡ/QuartusⅡ軟件應用 198
實驗二 奇偶檢測電路設計 199
實驗三 同步計數器74161的應用 199
實驗四 數據選擇器74151的應用 200
實驗五 3-8譯碼器 200
7.1.2 MAX + plusⅡ/QuartusⅡ軟件VHDL設計 201
實驗六 VHDL軟件設計 201
實驗七 編碼器 202
實驗八 數據比較器 203
實驗九 組合邏輯電路的VHDL描述 204
實驗十 計數器 206
實驗十一 數字時鐘 206
7.2 課程設計部分 208
設計一 BCD碼加法器 208
設計二 四位全加器 209
設計三 出租車計費器 209
設計四 數字秒表 211
設計五 交通燈控制器 212
設計六 四人搶答器 214
設計七 四位并行乘法器 215
設計八 步長可變的加減法計數器 215
設計九 VGA彩條發生器 216
附錄 試驗箱接口資源I/O對照表 218
參考文獻 223
展開全部
書友推薦
- >
人文閱讀與收藏·良友文學叢書:一天的工作
- >
我從未如此眷戀人間
- >
有舍有得是人生
- >
大紅狗在馬戲團-大紅狗克里弗-助人
- >
中國人在烏蘇里邊疆區:歷史與人類學概述
- >
自卑與超越
- >
羅庸西南聯大授課錄
- >
詩經-先民的歌唱
本類暢銷