-
>
全國(guó)計(jì)算機(jī)等級(jí)考試最新真考題庫(kù)模擬考場(chǎng)及詳解·二級(jí)MSOffice高級(jí)應(yīng)用
-
>
決戰(zhàn)行測(cè)5000題(言語(yǔ)理解與表達(dá))
-
>
軟件性能測(cè)試.分析與調(diào)優(yōu)實(shí)踐之路
-
>
第一行代碼Android
-
>
JAVA持續(xù)交付
-
>
EXCEL最強(qiáng)教科書(shū)(完全版)(全彩印刷)
-
>
深度學(xué)習(xí)
FPGA硬件軟件設(shè)計(jì)及項(xiàng)目開(kāi)發(fā) 版權(quán)信息
- ISBN:9787560566405
- 條形碼:9787560566405 ; 978-7-5605-6640-5
- 裝幀:一般膠版紙
- 冊(cè)數(shù):暫無(wú)
- 重量:暫無(wú)
- 所屬分類:>
FPGA硬件軟件設(shè)計(jì)及項(xiàng)目開(kāi)發(fā) 本書(shū)特色
本書(shū)是入門(mén)級(jí)的教材,采用直通車(chē)的方式介紹內(nèi)容,從硬件介紹到項(xiàng)目開(kāi)發(fā),一條路、一口氣完成。本書(shū)介紹了fpga的知識(shí),橫向剖析和比較了rom與fpga的關(guān)系,詳細(xì)介紹了spartan-3e系列fpga芯片的結(jié)構(gòu),詳細(xì)介紹了如何用dxp 2004(protel 2004)設(shè)計(jì)fpga開(kāi)發(fā)板。完全公布書(shū)中fpga開(kāi)發(fā)板的全部原理圖和pcb圖,以及生成的過(guò)程。手把手介紹開(kāi)發(fā)環(huán)境ise和軟件語(yǔ)言vhdl。*后,介紹了用fpga開(kāi)發(fā)的22個(gè)項(xiàng)目的真實(shí)源代碼和詳細(xì)注釋。 本書(shū)適合作為計(jì)算機(jī)專業(yè)硬件開(kāi)發(fā)課程的教材,也適合fpga開(kāi)發(fā)的愛(ài)好者和相關(guān)技術(shù)人員。 作者可以提供書(shū)中硬件設(shè)計(jì)資料和全部源代碼。 作者電話:13709181375,e-mail:yhli@mail.xjtu.edu.cn,qq:630972994 qq群:290863896,微信號(hào):liyuhua686994。
FPGA硬件軟件設(shè)計(jì)及項(xiàng)目開(kāi)發(fā) 內(nèi)容簡(jiǎn)介
本書(shū)是入門(mén)級(jí)的教材,采用直通車(chē)的方式介紹內(nèi)容,從硬件介紹到項(xiàng)目開(kāi)發(fā),一條路、一口氣完成。本書(shū)介紹了FPGA的知識(shí),橫向剖析和比較了ROM與FPGA的關(guān)系,詳細(xì)介紹了Spartan-3E系列FPGA芯片的結(jié)構(gòu),詳細(xì)介紹了如何用DXP 2004(Protel 2004)設(shè)計(jì)FPGA開(kāi)發(fā)板。完全公布書(shū)中FPGA開(kāi)發(fā)板的全部原理圖和PCB圖,以及生成的過(guò)程。手把手介紹開(kāi)發(fā)環(huán)境ISE和軟件語(yǔ)言VHDL。*后,介紹了用FPGA開(kāi)發(fā)的22個(gè)項(xiàng)目的真實(shí)源代碼和詳細(xì)注釋。 本書(shū)適合作為計(jì)算機(jī)專業(yè)硬件開(kāi)發(fā)課程的教材,也適合FPGA開(kāi)發(fā)的愛(ài)好者和相關(guān)技術(shù)人員。
FPGA硬件軟件設(shè)計(jì)及項(xiàng)目開(kāi)發(fā) 目錄
序前言第1章 fpga概述 1.1 什么是fpga 1.2 fpga與32位處理器的比較 1.3 fpga和asic的關(guān)系 1.4 fpga的發(fā)展 1.5 代碼語(yǔ)言vhdl和開(kāi)發(fā)工具ise 1.6 fpga的應(yīng)用第2章 xc3s500e和xcf04s的基本結(jié)構(gòu) 2.1 xc3s500e的主要特點(diǎn) 2.2 內(nèi)部結(jié)構(gòu)總論 2.3 配置操作 2.4 芯片封裝標(biāo)記 2.5 輸入輸出塊(iob) 2.5.1 iob內(nèi)部結(jié)構(gòu) 2.5.2 輸入延時(shí)功能 2.5.3 存儲(chǔ)單元功能 2.5.4 倍速數(shù)據(jù)傳輸 2.5.5 支持多種信號(hào)標(biāo)準(zhǔn) 2.5.6 片內(nèi)差分端電阻(on_chip differential termination) 2.5.7 上拉電阻和下拉電阻 2.5.8 邊沿切換速率(slew rate)控制和驅(qū)動(dòng)強(qiáng)度(drive strength)控制 2.5.9 iob的區(qū)(bank)劃分和規(guī)則 2.5.1 0iob的供電 2.5.1 1上電和配置過(guò)程時(shí)i/o引腳行為 2.5.1 2jtag邊界掃描功能 2.6 可配置邏輯塊(clb)和切片(slice)資源 2.6.1 clb總論 2.6.2 切片總論 2.7 塊ram(block ram) 2.8 專用乘法器(dedicated multiplier’s) 2.9 數(shù)字時(shí)鐘管理器(dcm,digital clock manager) 2.9.1 總論 2.9.2 延鎖環(huán)(delay-locked loop,dll) 2.9.3 數(shù)字頻率合成器(digital freqlmncy synthesizer,dfs) 2.9.4 相移器(phase shifter,ps) 2.9.5 狀態(tài)邏輯(status logic) 2.10 時(shí)鐘基本結(jié)構(gòu) 2.11 芯片內(nèi)功能單元互連(interconnect) 2.12 配置(coufiguration) 2.12.1 配置過(guò)程 2.12.2 配置數(shù)據(jù)大小 2.12.3 配置時(shí)鐘信號(hào)cclk的設(shè)計(jì)要點(diǎn) 2.12.4 hswap,m[2:0]和vs[2:0]引腳線路設(shè)計(jì)要點(diǎn) 2.12.5 主機(jī)串口模式(master serial mode) 2.12.6 其它的主機(jī)配置模式 2.12.7 從機(jī)串口模式(slave seral mode) 2.12.8 jtag模式 2.12.9 配置過(guò)程總結(jié) 2.13 spartan-3e系列fpga芯片引腳說(shuō)明 2.13.1 引腳類型 2.13.2 三種封裝的引腳 2.14 platform flash prom 2.14.1 flash prom的特點(diǎn)和對(duì)fpga的支持 2.14.2 flash prom內(nèi)部結(jié)構(gòu) 2.14.3 prom參與fpga配置 2.14.4 prom的在系統(tǒng)燒寫(xiě)(in-system programming) 2.14.5 prom的指標(biāo)參數(shù)和引腳第3章 核板和外圍模塊硬件設(shè)計(jì) 3.1 *小系統(tǒng)和外圍器件 3.2 基于fpga的電子產(chǎn)品分類 3.3 硬件系統(tǒng)的需求分析和項(xiàng)目方案 3.4 線路板集成設(shè)計(jì)工具protel dxp簡(jiǎn)介 3.5 核板原理圖設(shè)計(jì) 3.6 核板pcb設(shè)計(jì) 3.7 模塊bankl_mdl(液晶和8xled模塊)設(shè)計(jì) 3.7.1 接口模塊bankl_mdl設(shè)計(jì) 3.7.2 8xled模塊設(shè)計(jì) 3.7.3 rs232通信模塊設(shè)計(jì) 3.8 模塊bank0_mdl(單數(shù)碼管模塊)設(shè)計(jì) 3.9 模塊bank1_md2(4連數(shù)碼管模塊)設(shè)計(jì) 3.10 并口jtag下載器設(shè)計(jì) 3.11 模塊bank2_mdl(輸入模塊)設(shè)計(jì)第4章 開(kāi)發(fā)環(huán)境ise和vhdl語(yǔ)言 4.1 開(kāi)發(fā)環(huán)境ise 4.2 ise安裝過(guò)程 4.2.1 注冊(cè) 4.2.2 ise軟件下載 4.2.3 ise安裝 4.3 ise操作全過(guò)程 4.3.1 ise界面介紹 4.3.2 新項(xiàng)目(new project)建立 4.3.3 產(chǎn)生源代碼 4.3.4 源代碼綜合(synthesize) 4.3.5 波形仿真(simulate) 4.3.6 產(chǎn)生用戶約束文件 4.3.7 執(zhí)行設(shè)計(jì)(implement design) 4.3.8 產(chǎn)生燒寫(xiě)文件(generate programming file) 4.3.9 產(chǎn)生prom文件 4.3.10 燒寫(xiě) 4.3.11 運(yùn)行 4.4 ise各功能模塊 4.4.1 ise全過(guò)程總結(jié) 4.4.2 參考已有的源代碼和約束文件建立新項(xiàng)目 4.4.3 源代碼綜合(synthesize—xst) 4.4.4 執(zhí)行設(shè)計(jì)(implement[)esign) 4.4.5 產(chǎn)生燒寫(xiě)文件(genei’ate programming file) 4.4.6 配置目標(biāo)器件((20nfigure target device) 4.5 vhdl語(yǔ)言 4.5.1 vhdl源代碼結(jié)構(gòu)形式 4.5.2 vhdl基本定義 4.5.3 vhdl語(yǔ)句 4.5.4 元件模塊(component)第5章 項(xiàng)目軟件開(kāi)發(fā)和源代碼解釋 5.1 簡(jiǎn)單邏輯門(mén)電路 5.1.1 雙輸入與非門(mén)電路test00_nand 5.1.2 解碼器電路testl38_decoder_1 5.2 簡(jiǎn)單時(shí)序電路 5.2.1 led閃爍電路testo_led 5.2.2 led跑馬燈電路test8led_horserun 5.2.3 帶鎖存解碼器電路testl38_decoder_2 5.2.4 同步解碼器電路testl38_decoder_3 5.2.5 串入并出同步移位寄存器電路testl64_sipo 5.2.6 單數(shù)碼管電路testlednumber_1 5.2.7 按鍵控制的單數(shù)碼管電路testlednumber_2 5.3 i/o口電路 5.3.1 4連數(shù)碼管計(jì)數(shù)器numledx4_1 5.3.2 4連數(shù)碼管精密計(jì)時(shí)器numledx4_2 5.3.3 4連數(shù)碼管倒計(jì)時(shí)器numledx4_3 5.3.4 4連數(shù)碼管定時(shí)器numledx4_4 5.4 通信電路 5.4.1 字符液晶顯示lcdl602_disp 5.4.2 uart通信發(fā)送uart_transmitter 5.4.3 uart通信接收發(fā)送uart_tranceiver 5.4.4 藍(lán)牙通信bluetooth_1 5.4.5 基于pwm的led亮度控制pwm_2xled 5.4.6 雙舵機(jī)控制pwm_2xminiserver 5.4.7 步進(jìn)電機(jī)控制step_motorl 5.4.8 帶設(shè)置的步進(jìn)電機(jī)控制step_motor2 5.5 dcm開(kāi)發(fā) 5.5.1 數(shù)字時(shí)鐘管理器實(shí)例dcm_test 5.6 其它項(xiàng)目 5.6.1 直流電機(jī)控制 5.6.2 繼電器控制 5.6.3 單片機(jī)和fpga雙機(jī)系統(tǒng)參考文獻(xiàn)
- >
二體千字文
- >
史學(xué)評(píng)論
- >
上帝之肋:男人的真實(shí)旅程
- >
伯納黛特,你要去哪(2021新版)
- >
姑媽的寶刀
- >
回憶愛(ài)瑪儂
- >
中國(guó)人在烏蘇里邊疆區(qū):歷史與人類學(xué)概述
- >
大紅狗在馬戲團(tuán)-大紅狗克里弗-助人