第1章 正交頻分復用系統的基本原理1.1 無線通信系統1.2 OFDM系統發展歷史與現狀1.2.1 發展歷史1.2.2 應用現狀1.3 OFDM系統的基本原理1.3.1 OFDM系統的數學模型1.3.2 FFT在OFDM系統中的應用1.3.3 保護間隔與循環前綴1.3.4 OFDM系統架構1.4 OFDM系統的主要特點第2章 應用OFDM技術的一個典型協議——IEEE802.1 1a協議2.1 無線局域網標準概述2.2 IEEE802.1 1無線局域網的介質訪問控制(MAC)2.3 IEEE802.1 1a物理層協議2.3.1 主要參數2.3.2 物理層協議數據單元(PPDU)幀結構2.3.3 信道構成第3章 OFDM基帶處理器總體架構3.1 IEEE802.1 1a基帶處理器的發射端總體結構3.2 IEEE802.1 1a基帶處理器接收部分總體架構3.3 基帶處理器的工作時鐘3.3.1 工作時鐘分析3.3.2 Spanan-3EDCM模塊結構3.3.3 工作時鐘生成模塊的實現3.4 數據格式第4章 OFDM發射機設計與實現4.1 訓練序列的生成4.1.1 短訓練序列結構4.1.2 長訓練序列結構4.1.3 訓練序列的生成方法4.1.4 訓練序列生成模塊的實現4.2 發射機Symbol生成過程4.2.1 發射機的信號處理流程4.2.2 、Signal符號生成過程4.2.3 DataSymbol生成過程4.3 擾碼模塊4.3.1 擾碼原理及設計方法4.3.2 擾碼模塊的實現4.4 信道編碼4.4.1 線性分組碼4.4.2 循環碼4.4.3 BCH碼4.4.1 卷積碼4.4.5 刪余4.4.6 多碼速卷積編碼4.4.8 多碼速卷積碼硬件結構與實現4.5 交織4.5.1 分組交織器原理4.5.2 卷積交織器原理4.5.3 802.1 1a中的交織4.6 Data符號調制——16QAM4.6.1 OFDM中的調制4.6.2 QAM(正交幅度調制)4.6.3 16QAM4.6.4 模塊實現4.7 導頻插入4.7.1 導頻的位置和極性4.7.2 導頻插入模塊的硬件結構4.7.3 導頻插入模塊的實現4.8 IFFT/FFT4.8.1 IFFT/FFT原理4.8.2 基22DIFFFT的硬件結構4.8.3 運用IPCore實現IFFT/FFT4.9 循環前綴與加窗處理4.9.1 循環前綴4.9.2 加窗4.9.3 模塊實現4.1 0發射機主控單元4.1 0.1 主控單元的工作任務4.1 0.2 主控單元的狀態機設計第5章 OFDM接收機同步5.1 引言5.2 IEEE802.1 1a中的同步5.3 分組檢測5.3.1 分組檢測常用算法5.3.2 延時相關加長度保持算法的硬件結構5.3.3 分組檢測的實現5.4 載波同步5.4.1 載波同步的時域和頻域方法5.4.2 載波同步時域算法的硬件結構5.4.5 載波同步的實現5.5 符號同步5.5.1 符號同步的原理5.5.2 符號同步算法的簡化5.5.3 符號同步偏移的影響5.5.4 符號同步的硬件結構5.5.3 符號同步的實現5.6 采樣頻率同步5.6.1 采樣頻率同步的原理5.6.2 采樣頻率同步的硬件實現5.6.3 采樣頻率同步的實現5.7 剩余相位跟蹤5.7.1 剩余相位跟蹤的原理5.7.2 剩余相位跟蹤的硬件實現5.7.3 剩余相位跟蹤的實現第6章 OFDM接收機均衡、解調與解碼6.1 信道估計與均衡6.1.1 信道估計方法6.1.2 頻域上信道估計與均衡設計方法6.1.3 頻域信道估計與均衡的硬件實現結構6.1.4 頻域信道均衡的實現6.2 解調6.2.1 解調原理6.2.2 16QAM解調的設計方法6.2.3 動態星座圖調整6.2.4 16QAM解調的硬件實現6.2.5 16QAM解調的實現6.3 解交織6.3.1 解交織的原理6.3.2 解交織的設計6.4 Viterbi譯碼器的設計6.4.1 Viterbi譯碼算法的理論分析6.4.2 802.1 1a中的Viterbi譯碼器設計6.4.3 Viterbi譯碼的實現6.5 解擾碼6.5.1 解擾原理6.5.2 解擾模塊的硬件設計6.5.3 解擾模塊的實現第7章 集成開發環境ISE的使用7.1 創建一個新工程7.2 創建源代碼文件7.3 利用計數器模板向導生成設計7.4 綜合實現7.4.1 綜合7.4.2 約束7.4.3 實現7.5 仿真7.5.1 創建Testbench波形源文件7.5.2 調用ModelSim進行仿真7.6 下載與配置7.7 片內邏輯分析儀ChipSeopePro簡介7.8 ChipSeopeProCoreInserter7.9 ChipSeopeProAnalyzer附錄Spartan-3EFPGA系統開發板簡介